一种基于FPGA中ROM和IP核的波峰因素可调高斯噪声实时模拟装置

    公开(公告)号:CN118821405A

    公开(公告)日:2024-10-22

    申请号:CN202410783905.4

    申请日:2024-06-18

    Abstract: 本发明公开了一种基于FPGA中ROM和IP核的波峰因素可调高斯噪声实时模拟装置,在现有高斯白噪声的基础上,在标准高斯噪声产生模块中,对M1路Q位随机数利用Box‑Muller变换采用ROM将均匀随机数转为标准高斯白噪声,在波峰因素调制模块,对标准高斯白噪声进行限幅处理,得到指定波峰因素的高斯噪声,在滤波模块中对指定波峰因素的高斯噪声进行滤波,在选择模块中选择滤波前或后高斯噪声作为最终的噪声信号yi_Final进行调制,在信号调制模块中,对最终的噪声信号yi_Final进行归一化并调制,实现任意信噪比的信号输出,最后送入给DAC,得到M路噪声调制后信号的模拟信号,完成高斯噪声模拟。本发明可以通过指定的波峰因数CFp调整高斯噪声的波峰因素,从而实现波峰因素的可调。

    一种基于FPGA中IP核的波峰因素可调高斯噪声实时模拟装置

    公开(公告)号:CN118821406A

    公开(公告)日:2024-10-22

    申请号:CN202410784454.6

    申请日:2024-06-18

    Abstract: 本发明公开了一种基于FPGA中IP核的波峰因素可调高斯噪声实时模拟装置,在现有高斯白噪声的基础上,根据最大波峰因素确定所需位宽为Q′的M1路均匀随机数,在标准高斯噪声产生模块中,利用Box‑Muller变换将均匀随机数转为标准高斯白噪声,在波峰因素调制模块进行限幅处理,得到指定波峰因素的高斯噪声,在滤波模块中对指定波峰因素的高斯噪声进行滤波,在选择模块中选择滤波前或后高斯噪声作为最终的噪声信号yi_Final进行调制,在信号调制模块中,对最终的噪声信号yi_Final进行归一化并调制,实现任意信噪比的信号输出,最后送入给DAC,得到M路噪声调制后信号的模拟信号,完成高斯噪声模拟。本发明可以通过指定的波峰因数CFp调整高斯噪声的波峰因素,从而实现波峰因素的可调。

Patent Agency Ranking