一种阻容混合型数模转换器

    公开(公告)号:CN109004934B

    公开(公告)日:2021-09-24

    申请号:CN201810765585.4

    申请日:2018-07-12

    Abstract: 一种阻容混合型数模转换器,属于模拟集成电路技术领域。包括电阻阵列单元、电容阵列单元和冗余电容;电阻阵列单元采用R2R电阻阵列用于对应输入的第1至第n个比特,电容阵列单元采用二进制权重电容阵列对应输入的第n+1至第n+m个比特,其中将输入最高位即第n+m位对应的电容值为2m‑1Cu电容拆分为2个电容值为2m‑2Cu的电容,与输入次高位对应的电容值为2m‑2Cu的电容共构成3位温度码,降低了电容失配对数模转换器线性度的影响。本发明通过控制电阻阵列单元和电容阵列单元的组合比例,可以实现线性度、面积和功耗的折衷,使得本发明能够应用于不同指标的SAR ADC。

    一种用于采样保持电路的栅压自举开关电路

    公开(公告)号:CN106160743B

    公开(公告)日:2019-01-22

    申请号:CN201610529376.0

    申请日:2016-07-06

    Abstract: 本发明属于模拟集成电路技术领域,具体涉及一种用于采样保持电路的栅压自举开关电路。本发明结构在传统栅压自举电路的基础上添加了自举电压增大电路,从而进一步增大采样自举电压,不仅减小了采样开关的导通电阻,加快了响应速度,而且更是降低了阈值电压VTH中由于Vin所带来的非线性失真,提高了开关的线性度和采样精度。本发明的目的是提供一种新型的栅压自举开关电路,适用于低电源电压、高精度、高速采样的应用。

    一种阻容混合型数模转换器

    公开(公告)号:CN109004934A

    公开(公告)日:2018-12-14

    申请号:CN201810765585.4

    申请日:2018-07-12

    Abstract: 一种阻容混合型数模转换器,属于模拟集成电路技术领域。包括电阻阵列单元、电容阵列单元和冗余电容;电阻阵列单元采用R2R电阻阵列用于对应输入的第1至第n个比特,电容阵列单元采用二进制权重电容阵列对应输入的第n+1至第n+m个比特,其中将输入最高位即第n+m位对应的电容值为2m-1Cu电容拆分为2个电容值为2m-2Cu的电容,与输入次高位对应的电容值为2m-2Cu的电容共构成3位温度码,降低了电容失配对数模转换器线性度的影响。本发明通过控制电阻阵列单元和电容阵列单元的组合比例,可以实现线性度、面积和功耗的折衷,使得本发明能够应用于不同指标的SAR ADC。

    基于亚稳态检测的SAR-ADC的电容失配校准方法

    公开(公告)号:CN109150183B

    公开(公告)日:2020-10-27

    申请号:CN201811054012.7

    申请日:2018-09-11

    Abstract: 基于亚稳态检测的SAR‑ADC的电容失配校准方法,属于模拟集成电路技术领域。首先确定SAR ADC的输出码字和亚稳态标志码字;然后从输出码字中的第M+1位输出码字开始直到最高位即第N位输出码字为止,按照从低位到高位的顺序依次计算每一位输出码字对应的误差码字;最后将输出码字减去输出码字中从第M+1位输出码字到第N位输出码字的每一位输出码字对应的误差码字,得到经过失配校准后的SAR ADC的校准输出码字。本发明提出的校准方法能够适用于电荷重分配型SAR ADC,用于校准SAR ADC输出码字中由电容失配带来的误差,在保证SAR ADC精度的情况下,SAR ADC的单位电容可以进一步降低,从而进一步降低了SAR ADC的功耗,提高了SAR ADC的速度。

    一种宽动态范围高精度的像素级时间幅度转换器

    公开(公告)号:CN107367926A

    公开(公告)日:2017-11-21

    申请号:CN201710750704.4

    申请日:2017-08-28

    CPC classification number: G04F10/005

    Abstract: 一种宽动态范围高精度的像素级时间幅度转换器,属于模拟集成电路技术领域。包括斜坡信号产生模块、三角波信号产生模块和多个像素模块组成的像素阵列,斜坡信号产生模块用于产生斜坡信号RAMP并输出到像素模块的第一输入端,三角波信号产生模块用于产生三角波信号TRIANGLE并输出到像素模块的第二输入端,像素模块用于采样并得到斜坡电压和三角波电压,其中采样的斜坡电压用于量化时间的高位,采样的三角波电压用于量化时间的低位。本发明在实现精确测量时间的同时,又能测量宽动态范围内的时间间隔;且像素模块内的电路比较简单,每个像素模块的面积并不大,便于在同一芯片上大规模的集成时间幅度转换器TAC。

    一种适用于比较器的亚稳态检测电路

    公开(公告)号:CN109150182B

    公开(公告)日:2021-10-26

    申请号:CN201810988892.9

    申请日:2018-08-28

    Abstract: 一种适用于比较器的亚稳态检测电路,属于模拟集成电路技术领域。包括异步逻辑模块、亚稳态检测模块和亚稳态标志位产生模块,异步逻辑模块用于产生比较器逻辑信号,亚稳态检测模块用于产生第一输出信号,当第一输出信号为1时表示比较器未出现亚稳态,当第一输出信号为0时表示比较器可能出现亚稳态,此时利用亚稳态标志位产生模块进一步检测比较器是否真的出现亚稳态,当亚稳态标志位产生模块输出的第二输出信号为1时表示亚稳态真实,当第二输出信号为0时表示亚稳态不真实。本发明用于检测比较器是否出现亚稳态,避免比较器出现比较时间过长或比较出错的情况,能够适用于高速高精度SAR ADC电路中。

    3bit流水线式ADC的时序控制方法

    公开(公告)号:CN107294536B

    公开(公告)日:2020-05-26

    申请号:CN201710456892.X

    申请日:2017-06-16

    Abstract: 3bit流水线式ADC的时序控制方法,属于模拟集成电路技术领域。本发明用四个时钟控制信号将3bit流水线式ADC的工作状态分为采样阶段和放大阶段,采样阶段时,MDAC采样输入信号,子ADC采样输入信号并存储该输入信号与上一工作周期放大阶段中采样的子ADC的参考电压的差值,该差值通过比较器处理后得到7位温度计码并经过编码后得到3位数字码作为3bit流水线式ADC的数字输出信号;放大阶段时,子ADC采样子ADC的参考电压供下一个工作周期采样阶段时使用;MDAC采样MDAC的参考电压,并存储该MDAC的参考电压与本工作周期采样阶段时采样的输入信号的差值,该差值经过运算放大后得到3bit流水线式ADC的模拟输出信号。本发明对时序进行调整,有效增加了运算放大器建立的时间。

    基于亚稳态检测的SAR-ADC的电容失配校准方法

    公开(公告)号:CN109150183A

    公开(公告)日:2019-01-04

    申请号:CN201811054012.7

    申请日:2018-09-11

    CPC classification number: H03M1/1009 H03M1/462

    Abstract: 基于亚稳态检测的SAR‑ADC的电容失配校准方法,属于模拟集成电路技术领域。首先确定SAR ADC的输出码字和亚稳态标志码字;然后从输出码字中的第M+1位输出码字开始直到最高位即第N位输出码字为止,按照从低位到高位的顺序依次计算每一位输出码字对应的误差码字;最后将输出码字减去输出码字中从第M+1位输出码字到第N位输出码字的每一位输出码字对应的误差码字,得到经过失配校准后的SAR ADC的校准输出码字。本发明提出的校准方法能够适用于电荷重分配型SAR ADC,用于校准SAR ADC输出码字中由电容失配带来的误差,在保证SAR ADC精度的情况下,SAR ADC的单位电容可以进一步降低,从而进一步降低了SAR ADC的功耗,提高了SAR ADC的速度。

    一种适用于比较器的亚稳态检测电路

    公开(公告)号:CN109150182A

    公开(公告)日:2019-01-04

    申请号:CN201810988892.9

    申请日:2018-08-28

    CPC classification number: H03M1/1095 H03M1/14

    Abstract: 一种适用于比较器的亚稳态检测电路,属于模拟集成电路技术领域。包括异步逻辑模块、亚稳态检测模块和亚稳态标志位产生模块,异步逻辑模块用于产生比较器逻辑信号,亚稳态检测模块用于产生第一输出信号,当第一输出信号为1时表示比较器未出现亚稳态,当第一输出信号为0时表示比较器可能出现亚稳态,此时利用亚稳态标志位产生模块进一步检测比较器是否真的出现亚稳态,当亚稳态标志位产生模块输出的第二输出信号为1时表示亚稳态真实,当第二输出信号为0时表示亚稳态不真实。本发明用于检测比较器是否出现亚稳态,避免比较器出现比较时间过长或比较出错的情况,能够适用于高速高精度SAR ADC电路中。

    3bit流水线式ADC的时序控制方法

    公开(公告)号:CN107294536A

    公开(公告)日:2017-10-24

    申请号:CN201710456892.X

    申请日:2017-06-16

    Abstract: 3bit流水线式ADC的时序控制方法,属于模拟集成电路技术领域。本发明用四个时钟控制信号将3bit流水线式ADC的工作状态分为采样阶段和放大阶段,采样阶段时,MDAC采样输入信号,子ADC采样输入信号并存储该输入信号与上一工作周期放大阶段中采样的子ADC的参考电压的差值,该差值通过比较器处理后得到7位温度计码并经过编码后得到3位数字码作为3bit流水线式ADC的数字输出信号;放大阶段时,子ADC采样子ADC的参考电压供下一个工作周期采样阶段时使用;MDAC采样MDAC的参考电压,并存储该MDAC的参考电压与本工作周期采样阶段时采样的输入信号的差值,该差值经过运算放大后得到3bit流水线式ADC的模拟输出信号。本发明对时序进行调整,有效增加了运算放大器建立的时间。

Patent Agency Ranking