3bit流水线式ADC的时序控制方法

    公开(公告)号:CN107294536B

    公开(公告)日:2020-05-26

    申请号:CN201710456892.X

    申请日:2017-06-16

    Abstract: 3bit流水线式ADC的时序控制方法,属于模拟集成电路技术领域。本发明用四个时钟控制信号将3bit流水线式ADC的工作状态分为采样阶段和放大阶段,采样阶段时,MDAC采样输入信号,子ADC采样输入信号并存储该输入信号与上一工作周期放大阶段中采样的子ADC的参考电压的差值,该差值通过比较器处理后得到7位温度计码并经过编码后得到3位数字码作为3bit流水线式ADC的数字输出信号;放大阶段时,子ADC采样子ADC的参考电压供下一个工作周期采样阶段时使用;MDAC采样MDAC的参考电压,并存储该MDAC的参考电压与本工作周期采样阶段时采样的输入信号的差值,该差值经过运算放大后得到3bit流水线式ADC的模拟输出信号。本发明对时序进行调整,有效增加了运算放大器建立的时间。

    一种高精度的流水线ADC前端校准方法

    公开(公告)号:CN108233927A

    公开(公告)日:2018-06-29

    申请号:CN201810109476.7

    申请日:2018-02-05

    Abstract: 一种高精度的流水线ADC前端校准方法,属于模拟集成电路技术领域。本发明从第N‑1级流水线式ADC子级的增益开始逐级往前校正,直到依次校正完第一级流水线式ADC子级的增益为前端校准一次,其中校正第n级流水线式ADC子级时使用的第n+1至第N级流水线式ADC子级的增益为校正后的增益,在校正各级增益时,通过对流水线ADC输出数据进行还原,进而对还原后的信号进行快速傅立叶变换分析,当有效位数等指标满足要求时即可认为增益查找正确,从而实现流水线ADC校准。本发明改善了高速高精度流水线ADC中传统校准方法精度低的缺点,具有高效快速且更加精确的特点,比较适用于高速高精度流水线ADC校准。

    3bit流水线式ADC的时序控制方法

    公开(公告)号:CN107294536A

    公开(公告)日:2017-10-24

    申请号:CN201710456892.X

    申请日:2017-06-16

    Abstract: 3bit流水线式ADC的时序控制方法,属于模拟集成电路技术领域。本发明用四个时钟控制信号将3bit流水线式ADC的工作状态分为采样阶段和放大阶段,采样阶段时,MDAC采样输入信号,子ADC采样输入信号并存储该输入信号与上一工作周期放大阶段中采样的子ADC的参考电压的差值,该差值通过比较器处理后得到7位温度计码并经过编码后得到3位数字码作为3bit流水线式ADC的数字输出信号;放大阶段时,子ADC采样子ADC的参考电压供下一个工作周期采样阶段时使用;MDAC采样MDAC的参考电压,并存储该MDAC的参考电压与本工作周期采样阶段时采样的输入信号的差值,该差值经过运算放大后得到3bit流水线式ADC的模拟输出信号。本发明对时序进行调整,有效增加了运算放大器建立的时间。

Patent Agency Ranking