-
公开(公告)号:CN103529904B
公开(公告)日:2017-08-15
申请号:CN201310272085.4
申请日:2013-07-01
Applicant: 瑞萨电子株式会社
IPC: G06F1/14
CPC classification number: H03K3/011 , G06F13/1689 , H03K5/156
Abstract: 本发明公开了一种时钟校正电路和时钟校正方法。一种操作时钟生成电路基于基本时钟的频率误差以及基本时钟的时钟脉冲来执行计算,并且生成通过以第一间隔校正频率误差所获得的操作时钟。校正时钟生成电路将作为由低于用于判断操作时钟的状态改变的预定义比特的比特所表示的值的低比特值转换成频率高于操作时钟的频率的第二时钟的时钟脉冲的计数,基于计数时钟脉冲的计数所需要的时间以及操作时钟的时钟脉冲来生成通过校正操作时钟所获得的校正时钟。
-
公开(公告)号:CN103529904A
公开(公告)日:2014-01-22
申请号:CN201310272085.4
申请日:2013-07-01
Applicant: 瑞萨电子株式会社
IPC: G06F1/14
CPC classification number: H03K3/011 , G06F13/1689 , H03K5/156
Abstract: 本发明公开了一种时钟校正电路和时钟校正方法。一种操作时钟生成电路基于基本时钟的频率误差以及基本时钟的时钟脉冲来执行计算,并且生成通过以第一间隔校正频率误差所获得的操作时钟。校正时钟生成电路将作为由低于用于判断操作时钟的状态改变的预定义比特的比特所表示的值的低比特值转换成频率高于操作时钟的频率的第二时钟的时钟脉冲的计数,基于计数时钟脉冲的计数所需要的时间以及操作时钟的时钟脉冲来生成通过校正操作时钟所获得的校正时钟。
-
公开(公告)号:CN103809658B
公开(公告)日:2018-08-14
申请号:CN201310535742.X
申请日:2013-11-01
Applicant: 瑞萨电子株式会社
Inventor: 安川智规
IPC: G06F1/14
CPC classification number: H03L7/181 , H03K3/0307 , H03K5/135 , H03L7/00
Abstract: 本发明公开了一种半导体装置和时钟校正方法。频率误差计算器电路基于基本时钟和具有比基本时钟更高频率的基准时钟来计算频率误差。操作时钟生成器电路输出操作时钟,基于通过频率误差计算器电路计算的频率误差已经校正了该操作时钟的误差。开关控制电路输出开‑关控制信号,该开‑关控制信号指定频率误差计算器电路基于通过频率误差计算器电路计算的频率误差计算基本时钟的频率误差的计算定时。
-
-
公开(公告)号:CN103809658A
公开(公告)日:2014-05-21
申请号:CN201310535742.X
申请日:2013-11-01
Applicant: 瑞萨电子株式会社
Inventor: 安川智规
IPC: G06F1/14
CPC classification number: H03L7/181 , H03K3/0307 , H03K5/135 , H03L7/00
Abstract: 本发明公开了一种半导体装置和时钟校正方法。频率误差计算器电路基于基本时钟和具有比基本时钟更高频率的基准时钟来计算频率误差。操作时钟生成器电路输出操作时钟,基于通过频率误差计算器电路计算的频率误差已经校正了该操作时钟的误差。开关控制电路输出开-关控制信号,该开-关控制信号指定频率误差计算器电路基于通过频率误差计算器电路计算的频率误差计算基本时钟的频率误差的计算定时。
-
-
-
-