-
公开(公告)号:CN107306134B
公开(公告)日:2022-09-09
申请号:CN201710223991.3
申请日:2017-04-07
Applicant: 精工爱普生株式会社
Inventor: 中岛克仁
IPC: H03L7/183
CPC classification number: H03L7/095 , H03L1/022 , H03L7/085 , H03L7/093 , H03L7/099 , H03L7/181 , H03L2207/50 , H03L7/183
Abstract: 电路装置、振荡器、电子设备以及移动体。电路装置包含:相位比较部,其进行基准信号与基于振荡信号的输入信号之间的相位比较;处理部,其对基于相位比较的结果的频率控制数据进行信号处理;以及振荡信号生成电路,其生成根据信号处理后的频率控制数据设定的振荡频率的振荡信号。并且,相位比较部包含利用输入信号进行计数动作的计数器,并将基准信号的n个周期(n是2以上的整数)中的计数器的计数值和计数值的期望值进行整数比较,由此进行相位比较。
-
公开(公告)号:CN106464262A
公开(公告)日:2017-02-22
申请号:CN201580030169.4
申请日:2015-05-18
Applicant: 高通股份有限公司
IPC: H03L7/181
CPC classification number: G06F1/08 , G06F1/206 , G06F1/324 , H03K21/026 , H03K23/662 , H03L1/022 , Y02D10/126 , Y02D10/16 , H03L7/181
Abstract: 本文描述了用于通过选择性地吞除时钟信号中的脉冲来控制时钟信号的频率的系统和方法。在一个实施例中,一种用于调整时钟信号的频率的方法包括接收时钟信号,以及根据重复式时钟吞除码型来吞除时钟信号中的脉冲,其中该码型由数字序列定义。
-
公开(公告)号:CN104734696A
公开(公告)日:2015-06-24
申请号:CN201310724463.8
申请日:2013-12-24
Applicant: 上海海尔集成电路有限公司
IPC: H03L7/099
CPC classification number: H03L7/102 , H03L7/08 , H03L7/0891 , H03L7/093 , H03L7/099 , H03L7/181 , H03L2207/06
Abstract: 本发明提供一种锁相环频率校准电路及方法。本发明锁相环频率校准电路,包括:定时器、计数器、控制模块、分频器和压控振荡器;压控振荡器的输出端与分频器的第一输入端连接,分频器的输出端与计数器的第一输入端连接,分频器的第二输入端、定时器的第一输入端、计数器的第二输入端分别与控制模块的第一输出端连接,计数器第三输入端和所述定时器的输出端连接,计数器的输出端与控制模块的第一输入端连接,参考时钟信号分别从定时器的第二输入端和控制模块的第二输入端输入,分频器对压控振荡器输出的时钟信号进行分频的时钟数目从控制模块的第三输入端输入。本发明从而减少了对压控振荡器的输出频率进行自动校准的时间。
-
公开(公告)号:CN1492684A
公开(公告)日:2004-04-28
申请号:CN02120064.5
申请日:1994-05-12
Applicant: 汤姆森消费电子有限公司
Inventor: M·S·代斯
CPC classification number: H04N19/61 , H03L7/085 , H03L7/181 , H04N19/00 , H04N19/70 , H04N21/23608 , H04N21/23614 , H04N21/4305 , H04N21/4348
Abstract: 一用于生成多层压缩视频信号的传输或多路复用层的信号的中间层同步的装置,在系统的编码端包括依系统的时钟而被锁定的模K计数器,且根据预定规程将计数值嵌入该传输层的信号中。在系统的接收端,一相似的计数器响应受控接收机时钟信号,并在嵌入传输层的计数值到达之际对计数器的计数值进行取样。接收机计数器连续取样计数值的差与在传输层中嵌入的计数值对应连续值的差相比较,以提供一信号来控制该接收机时钟信号。
-
公开(公告)号:CN1237831A
公开(公告)日:1999-12-08
申请号:CN98122824.0
申请日:1998-10-29
Applicant: 三菱电机株式会社
IPC: H03L7/06
Abstract: 时钟发生电路,备有:倍增部(11),相位同步部(12),分频部(13)。时钟发生方法,具有以下步骤:a.使输入时钟频率倍增,发生倍增时钟;b.检测所述时钟和分频时钟之间的相位差,只是以对应所述相位差的分量使所述倍增时钟的相位延迟,发生相位与所述输入时钟相位一致的相位同步时钟;c.在所述相位同步时钟内,在每个固定周期检测特定的脉冲,以其脉冲为基准使所述相位同步时钟分频,发生所述分频时钟。不增加延迟元件等,能产生倍增数小的PLL输出,降低时钟输出频率。
-
公开(公告)号:CN1098838A
公开(公告)日:1995-02-15
申请号:CN94105746.1
申请日:1994-05-12
Applicant: 汤姆森消费电子有限公司
Inventor: M·S·代斯
IPC: H04N1/41
CPC classification number: H04N19/61 , H03L7/085 , H03L7/181 , H04N19/00 , H04N19/70 , H04N21/23608 , H04N21/23614 , H04N21/4305 , H04N21/4348
Abstract: 一用于生成多层压缩视频信号的传输或多路复用层的信号的中间层同步的装置,在系统的编码端包括依系统的时钟而被锁定的模K计数器,且根据预定规程将计数值嵌入该传输层的信号中。在系统的接收端,一相似的计数器响应受控接收机时钟信号,并在嵌入传输层的计数值到达之际对计数器的计数值进行取样。接收机计数器连续取样计数值的差与在传输层中嵌入的计数值对应连续值的差相比较,以提供一信号来控制该接收机时钟信号。
-
公开(公告)号:CN107800410A
公开(公告)日:2018-03-13
申请号:CN201710735056.5
申请日:2017-08-24
Applicant: 意法半导体国际有限公司
IPC: H03K5/1254 , H03L7/181
CPC classification number: H03L7/093 , H03C3/095 , H03L7/0891 , H03L7/099 , H03L7/1976 , H04B1/69 , H03K5/1254 , H03L7/181
Abstract: 一种锁相或锁频环电路,包括被配置用于生成其频率由振荡器控制信号设置的输出时钟信号的振荡器。调制器电路接收第一信号和第二信号并且被配置用于生成控制信号,该控制信号的值响应于该第一和第二信号而被调制。滤波器电路通过对该控制信号进行滤波而生成该振荡器控制信号。德尔塔-西格玛调制器电路操作以响应于调制模式而对该第二信号进行调制。因此,该输出时钟信号为扩展频谱时钟信号。
-
公开(公告)号:CN107306134A
公开(公告)日:2017-10-31
申请号:CN201710223991.3
申请日:2017-04-07
Applicant: 精工爱普生株式会社
Inventor: 中岛克仁
IPC: H03L7/183
CPC classification number: H03L7/095 , H03L1/022 , H03L7/085 , H03L7/093 , H03L7/099 , H03L7/181 , H03L2207/50 , H03L7/183
Abstract: 电路装置、振荡器、电子设备以及移动体。电路装置包含:相位比较部,其进行基准信号与基于振荡信号的输入信号之间的相位比较;处理部,其对基于相位比较的结果的频率控制数据进行信号处理;以及振荡信号生成电路,其生成根据信号处理后的频率控制数据设定的振荡频率的振荡信号。并且,相位比较部包含利用输入信号进行计数动作的计数器,并将基准信号的n个周期(n是2以上的整数)中的计数器的计数值和计数值的期望值进行整数比较,由此进行相位比较。
-
公开(公告)号:CN1253007C
公开(公告)日:2006-04-19
申请号:CN02120063.7
申请日:1994-05-12
Applicant: 汤姆森消费电子有限公司
Inventor: M·S·代斯
IPC: H04N7/26
CPC classification number: H04N19/61 , H03L7/085 , H03L7/181 , H04N19/00 , H04N19/70 , H04N21/23608 , H04N21/23614 , H04N21/4305 , H04N21/4348
Abstract: 一用于生成多层压缩视频信号的传输或多路复用层的信号的中间层同步的装置,在系统的编码端包括依系统的时钟而被锁定的模K计数器,且根据预定规程将计数值嵌入该传输层的信号中。在系统的接收端,一相似的计数器响应受控接收机时钟信号,并在嵌入传输层的计数值到达之际对计数器的计数值进行取样。接收机计数器连续取样计数值的差与在传输层中嵌入的计数值对应连续值的差相比较,以提供一信号来控制该接收机时钟信号。
-
公开(公告)号:CN1236620C
公开(公告)日:2006-01-11
申请号:CN02120064.5
申请日:1994-05-12
Applicant: 汤姆森消费电子有限公司
Inventor: M·S·代斯
CPC classification number: H04N19/61 , H03L7/085 , H03L7/181 , H04N19/00 , H04N19/70 , H04N21/23608 , H04N21/23614 , H04N21/4305 , H04N21/4348
Abstract: 一用于生成多层压缩视频信号的传输或多路复用层的信号的中间层同步的装置,在系统的编码端包括依系统的时钟而被锁定的模K计数器,且根据预定规程将计数值嵌入该传输层的信号中。在系统的接收端,一相似的计数器响应受控接收机时钟信号,并在嵌入传输层的计数值到达之际对计数器的计数值进行取样。接收机计数器连续取样计数值的差与在传输层中嵌入的计数值对应连续值的差相比较,以提供一信号来控制该接收机时钟信号。
-
-
-
-
-
-
-
-
-