电路装置、振荡器、电子设备以及移动体

    公开(公告)号:CN107306134B

    公开(公告)日:2022-09-09

    申请号:CN201710223991.3

    申请日:2017-04-07

    Inventor: 中岛克仁

    Abstract: 电路装置、振荡器、电子设备以及移动体。电路装置包含:相位比较部,其进行基准信号与基于振荡信号的输入信号之间的相位比较;处理部,其对基于相位比较的结果的频率控制数据进行信号处理;以及振荡信号生成电路,其生成根据信号处理后的频率控制数据设定的振荡频率的振荡信号。并且,相位比较部包含利用输入信号进行计数动作的计数器,并将基准信号的n个周期(n是2以上的整数)中的计数器的计数值和计数值的期望值进行整数比较,由此进行相位比较。

    锁相环频率校准电路及方法

    公开(公告)号:CN104734696A

    公开(公告)日:2015-06-24

    申请号:CN201310724463.8

    申请日:2013-12-24

    Abstract: 本发明提供一种锁相环频率校准电路及方法。本发明锁相环频率校准电路,包括:定时器、计数器、控制模块、分频器和压控振荡器;压控振荡器的输出端与分频器的第一输入端连接,分频器的输出端与计数器的第一输入端连接,分频器的第二输入端、定时器的第一输入端、计数器的第二输入端分别与控制模块的第一输出端连接,计数器第三输入端和所述定时器的输出端连接,计数器的输出端与控制模块的第一输入端连接,参考时钟信号分别从定时器的第二输入端和控制模块的第二输入端输入,分频器对压控振荡器输出的时钟信号进行分频的时钟数目从控制模块的第三输入端输入。本发明从而减少了对压控振荡器的输出频率进行自动校准的时间。

    时钟发生电路以及时钟发生方法

    公开(公告)号:CN1237831A

    公开(公告)日:1999-12-08

    申请号:CN98122824.0

    申请日:1998-10-29

    CPC classification number: H03K3/027 H03K3/86 H03L7/06 H03L7/08 H03L7/181

    Abstract: 时钟发生电路,备有:倍增部(11),相位同步部(12),分频部(13)。时钟发生方法,具有以下步骤:a.使输入时钟频率倍增,发生倍增时钟;b.检测所述时钟和分频时钟之间的相位差,只是以对应所述相位差的分量使所述倍增时钟的相位延迟,发生相位与所述输入时钟相位一致的相位同步时钟;c.在所述相位同步时钟内,在每个固定周期检测特定的脉冲,以其脉冲为基准使所述相位同步时钟分频,发生所述分频时钟。不增加延迟元件等,能产生倍增数小的PLL输出,降低时钟输出频率。

    电路装置、振荡器、电子设备以及移动体

    公开(公告)号:CN107306134A

    公开(公告)日:2017-10-31

    申请号:CN201710223991.3

    申请日:2017-04-07

    Inventor: 中岛克仁

    Abstract: 电路装置、振荡器、电子设备以及移动体。电路装置包含:相位比较部,其进行基准信号与基于振荡信号的输入信号之间的相位比较;处理部,其对基于相位比较的结果的频率控制数据进行信号处理;以及振荡信号生成电路,其生成根据信号处理后的频率控制数据设定的振荡频率的振荡信号。并且,相位比较部包含利用输入信号进行计数动作的计数器,并将基准信号的n个周期(n是2以上的整数)中的计数器的计数值和计数值的期望值进行整数比较,由此进行相位比较。

Patent Agency Ranking