数据处理装置和数据处理系统

    公开(公告)号:CN103069409B

    公开(公告)日:2016-04-06

    申请号:CN201080068776.7

    申请日:2010-08-26

    Abstract: 主时钟电路(26)向中央处理装置(CPU)和非易失性存储器(23)提供第1时钟。中央处理装置(CPU)按照用户程序,设定使数据处理装置在高速工作模式、大电压范围工作模式和低功耗工作模式中的某一模式下工作。高速工作模式是能够在外部供给电压为相对高电压的范围即第1范围内工作的模式。大电压范围工作模式是能够在外部供给电压包括第1范围且涵盖到相对低电压的范围的第2范围内工作的模式,在第2模式下的第1时钟的频率的上限比在第1模式下的第1时钟的频率的上限低。在低功耗工作模式下的第1时钟的频率比在高速工作模式下的第1时钟的频率和在大电压范围工作模式下的第1时钟的频率低。

    数据处理装置和数据处理系统

    公开(公告)号:CN103069409A

    公开(公告)日:2013-04-24

    申请号:CN201080068776.7

    申请日:2010-08-26

    Abstract: 主时钟电路(26)向中央处理装置(CPU)和非易失性存储器(23)提供第1时钟。中央处理装置(CPU)按照用户程序,设定使数据处理装置在高速工作模式、大电压范围工作模式和低功耗工作模式中的某一模式下工作。高速工作模式是能够在外部供给电压为相对高电压的范围即第1范围内工作的模式。大电压范围工作模式是能够在外部供给电压包括第1范围且涵盖到相对低电压的范围的第2范围内工作的模式,在第2模式下的第1时钟的频率的上限比在第1模式下的第1时钟的频率的上限低。在低功耗工作模式下的第1时钟的频率比在高速工作模式下的第1时钟的频率和在大电压范围工作模式下的第1时钟的频率低。

Patent Agency Ranking