-
公开(公告)号:CN114691041B
公开(公告)日:2024-10-22
申请号:CN202210293809.2
申请日:2022-03-24
Applicant: 湖南大学
Abstract: 本发明公开了一种键值存储系统、垃圾回收方法,键值存储系统包括:持久内存,设有第一存储区域和第二存储区域;所述第一存储区域用于存储键值对的值;所述第二存储区域用于存储键值对的键以及键对应的地址;动态随机存取存储器,内设有B+树、内存表;所述B+树用于存储所述键值对的最新的索引值;所述内存表用于存储所述键值对的键以及键对应的地址。本发明直接使用持久内存来代替磁盘存储数据,利用了持久内存容量大,速度快的特点,构建了一个基于持久内存的高性能键值存储系统。
-
公开(公告)号:CN106100801A
公开(公告)日:2016-11-09
申请号:CN201610743775.7
申请日:2016-08-29
Applicant: 湖南大学
CPC classification number: H04L67/1097 , H04L1/0061
Abstract: 本发明公开了一种云存储系统的非均匀纠删编码方法,根据物理存储节点的失效率,把存储在它们上的数据块分入大小不同的逻辑分组,并为不同的分组提供不同级别的纠删保护,进而对高失效率存储节点上的数据给予更多的保护,同时让它们的修复开销更低。如此,本发明通过加强高失效率存储节点上数据的保护能提高系统的总体可靠性,通过降低高失效率存储节点上数据的修复开销能进一步降低系统总体修复开销。
-
公开(公告)号:CN114928454B
公开(公告)日:2024-01-09
申请号:CN202210645629.6
申请日:2022-06-09
Applicant: 湖南大学
Abstract: 本发明公开了一种CRP混淆电路及数据混淆方法,包括LFSR,LFSR包括n个寄存器;第1个寄存器的输入为第n个寄存器的输出;第j个寄存器的输入为第j‑1个异或门的输出;j=2,3,……,n;第j‑1个异或门的第一输入为第j‑2个寄存器的输出,至少一个异或门的第二输入为第一与非门的输出,其余异或门的第二输入为第i个与门的输出;2≤i≤n‑1;第j‑1个与门的第一输入为反馈系数g1,i‑1,第二输入为第n个寄存器的输出;第一与非门的第一输入为第二与非门的输出,第二输入为仲裁器PUF输出的实时响应信号;第二与非门的第一输入为第n个寄存器的输出,第二输入为1;所有寄存器在第t个时钟周期的输出(56)对比文件Shen Hou;Yang Guo;Shaoqing Li.ALightweight LFSR-Based Strong PhysicalUnclonable Function Design on FPGA.IEEEAccess.2019,全文.龚越;叶靖;胡瑜;李晓维.内建自调整的仲裁器物理不可克隆函数.计算机辅助设计与图形学学报.2017,(第09期),全文.
-
公开(公告)号:CN110706727A
公开(公告)日:2020-01-17
申请号:CN201910938265.9
申请日:2019-09-30
Applicant: 湖南大学
IPC: G11C11/16
Abstract: 本发明公开了一种磁性随机存取存储器及基于STT MARM的可重构PUF方法,磁性随机存取存储器包括多行存储单元,每一行包括多个存储单元,每一行的所有存储单元的源选择线相互连接后接地;每一行所有存储单元的字选择线相互连接并接入WL编码器;相邻两行存储单元之间通过交叉结构连接;最后一行存储单元通过最后一个交叉结构接解码器。本发明在传统STT-MRAM中插入DEMUX,构成可重构PUF结构,利用设计的位线上的并联电流产生响应位,根据所提出的邻近位线可重构算法和N选1可重构算法,增大对比并联电流的差异,从而获得稳定的响应输出。在保证可靠性的情况下,将资源开销限制在可接受范围内。
-
公开(公告)号:CN114928454A
公开(公告)日:2022-08-19
申请号:CN202210645629.6
申请日:2022-06-09
Applicant: 湖南大学
Abstract: 本发明公开了一种CRP混淆电路及数据混淆方法,包括LFSR,LFSR包括n个寄存器;第1个寄存器的输入为第n个寄存器的输出;第j个寄存器的输入为第j‑1个异或门的输出;j=2,3,……,n;第j‑1个异或门的第一输入为第j‑2个寄存器的输出,至少一个异或门的第二输入为第一与非门的输出,其余异或门的第二输入为第i个与门的输出;2≤i≤n‑1;第j‑1个与门的第一输入为反馈系数g1,i‑1,第二输入为第n个寄存器的输出;第一与非门的第一输入为第二与非门的输出,第二输入为仲裁器PUF输出的实时响应信号;第二与非门的第一输入为第n个寄存器的输出,第二输入为1;所有寄存器在第t个时钟周期的输出均输入所述仲裁器PUF。本发明降低了硬件开销。
-
公开(公告)号:CN114691041A
公开(公告)日:2022-07-01
申请号:CN202210293809.2
申请日:2022-03-24
Applicant: 湖南大学
Abstract: 本发明公开了一种键值存储系统、垃圾回收方法,键值存储系统包括:持久内存,设有第一存储区域和第二存储区域;所述第一存储区域用于存储键值对的值;所述第二存储区域用于存储键值对的键以及键对应的地址;动态随机存取存储器,内设有B+树、内存表;所述B+树用于存储所述键值对的最新的索引值;所述内存表用于存储所述键值对的键以及键对应的地址。本发明直接使用持久内存来代替磁盘存储数据,利用了持久内存容量大,速度快的特点,构建了一个基于持久内存的高性能键值存储系统。
-
公开(公告)号:CN110706727B
公开(公告)日:2021-09-10
申请号:CN201910938265.9
申请日:2019-09-30
Applicant: 湖南大学
IPC: G11C11/16
Abstract: 本发明公开了一种磁性随机存取存储器及基于STT MARM的可重构PUF方法,磁性随机存取存储器包括多行存储单元,每一行包括多个存储单元,每一行的所有存储单元的源选择线相互连接后接地;每一行所有存储单元的字选择线相互连接并接入WL编码器;相邻两行存储单元之间通过交叉结构连接;最后一行存储单元通过最后一个交叉结构接解码器。本发明在传统STT‑MRAM中插入DEMUX,构成可重构PUF结构,利用设计的位线上的并联电流产生响应位,根据所提出的邻近位线可重构算法和N选1可重构算法,增大对比并联电流的差异,从而获得稳定的响应输出。在保证可靠性的情况下,将资源开销限制在可接受范围内。
-
公开(公告)号:CN114358268B
公开(公告)日:2024-04-19
申请号:CN202210018007.0
申请日:2022-01-07
Applicant: 湖南大学
Abstract: 本发明公开了一种软硬件结合的卷积神经网络模型知识产权保护方法,通过对神经网络模型两次重训练构建子网和非子网,根据子网和非子网分布修改加速器计算单元电路结构。使用DRAM PUF建立与硬件对应的唯一性密钥,根据密钥的正确性生成不同的输入信号,若密钥正确,则生成的输入信号控制加速器计算单元电路选择模型的子网权重参与计算,计算结果正确。反之,生成的输入信号控制加速器计算单元电路选择模型的全部权重参与计算,计算结果错误。权重选择无需额外的选择时间,使用加速器中自带的DRAM用作PUF验证密钥,无需特定的解密过程,硬件开销极小,可以实现高效率,低开销,高安全性的神经网络模型权重知识产权保护。
-
公开(公告)号:CN114358268A
公开(公告)日:2022-04-15
申请号:CN202210018007.0
申请日:2022-01-07
Applicant: 湖南大学
Abstract: 本发明公开了一种软硬件结合的卷积神经网络模型知识产权保护方法,通过对神经网络模型两次重训练构建子网和非子网,根据子网和非子网分布修改加速器计算单元电路结构。使用DRAM PUF建立与硬件对应的唯一性密钥,根据密钥的正确性生成不同的输入信号,若密钥正确,则生成的输入信号控制加速器计算单元电路选择模型的子网权重参与计算,计算结果正确。反之,生成的输入信号控制加速器计算单元电路选择模型的全部权重参与计算,计算结果错误。权重选择无需额外的选择时间,使用加速器中自带的DRAM用作PUF验证密钥,无需特定的解密过程,硬件开销极小,可以实现高效率,低开销,高安全性的神经网络模型权重知识产权保护。
-
公开(公告)号:CN106100801B
公开(公告)日:2019-04-19
申请号:CN201610743775.7
申请日:2016-08-29
Applicant: 湖南大学
Abstract: 本发明公开了一种云存储系统的非均匀纠删编码方法,根据物理存储节点的失效率,把存储在它们上的数据块分入大小不同的逻辑分组,并为不同的分组提供不同级别的纠删保护,进而对高失效率存储节点上的数据给予更多的保护,同时让它们的修复开销更低。如此,本发明通过加强高失效率存储节点上数据的保护能提高系统的总体可靠性,通过降低高失效率存储节点上数据的修复开销能进一步降低系统总体修复开销。
-
-
-
-
-
-
-
-
-