一种实现实时信息质量戳分布全局数据库的方法

    公开(公告)号:CN105956118A

    公开(公告)日:2016-09-21

    申请号:CN201610294468.5

    申请日:2016-05-05

    CPC classification number: G06F16/27

    Abstract: 本发明涉及分布全局数据库的方法,公开一种实现实时信息质量戳分布全局数据库的方法,基于DCS系统,采用多层分级、合作自治的结构形式,实现集中管理和分散控制,以分布式工程对象主数据库为基础,采用多进程与多线程设计模式,通过实时高速工业以太网作为操作站主数据库与控制站之间信息通讯的桥梁,使各个控制站和工程之间的物理分散;采用层级存储池管理机制,在保证流程工业海量实时数据实时性要求的前提下,通过质量戳标识数据实时值的质量状况。采用本发明能够动态地增添存储节点以实现存储容量的线性扩展;分布式数据库必须及时响应大规模用户的读/写请求;能够实现对数据的冗余备份,保证数据可靠性。

    一种基于EthernetPOWERLINK的时钟同步方法

    公开(公告)号:CN104836654A

    公开(公告)日:2015-08-12

    申请号:CN201510176220.4

    申请日:2015-04-15

    Abstract: 本发明提供了一种基于Ethernet POWERLINK的时钟同步方法,应用于Ethernet POWERLINK菊花链网络拓扑结构,采用了主从式结构组织整个时钟同步系统。本发明针对EPL协议自带的时钟同步方法的不足,提出了提高时钟同步精度的改进方法,采用迭代计算的方法消除了主从站时钟同步报文往返的路径延迟。相对于EPL协议自带的同步方法,本发明的方法对于提高站点之间的时钟同步精度取得了良好的效果,时钟同步精度提高了约一个数量级,这对于实现基于EPL的高精度分布式时钟同步网络具有重要意义。

    一种平面变压器
    4.
    发明公开

    公开(公告)号:CN111145990A

    公开(公告)日:2020-05-12

    申请号:CN202010063118.4

    申请日:2020-01-19

    Abstract: 本发明实施例提供了一种平面变压器,包括磁芯、多层PCB板和平面电压器绕组,所述磁芯由一对磁芯组成,所述一对磁芯相对放置,所述多层PCB板的中央均具有通孔,所述通孔供所述一对磁芯的中心柱穿过,所述平面变压器绕组绕制于各层PCB板之间,包含1路初级绕组、1路反馈绕组和3路具有公共端的输出绕组,各绕组间环绕磁芯的中心柱交叉绕制,初级绕组包裹反馈绕组,反馈绕组包裹输出绕组。本发明的平面变压器增强绕了组间的耦合特性,有效提高PCB板的使用率,降低变压器漏感和交流电阻,减小变压器的体积、重量和损耗,提高了开关电源的功率密度和输出品质,并具有较高的绝缘隔离特性。

    一种智能控制器的级联方法

    公开(公告)号:CN106647443B

    公开(公告)日:2019-06-14

    申请号:CN201610929198.0

    申请日:2016-10-31

    Abstract: 本发明涉及一种智能控制器的级联方法,用于集控制功能与I/O功能于一体的智能控制器的级联,从而实现I/O通道扩展。智能控制器分别通过其两端的第一COM端口和第二COM端口与相邻智能控制器两端的COM端口相连接,根据第一COM端口的数据接收状态判断其所处的位置,具体包括:若在t1时间内从第一COM端口端检测到第一种特定数据帧的输入,则该智能控制器自动识别并定义为子节点状态;反之,则该智能控制器自动识别并定义为父节点状态;并根据第二COM端口的数据传输状态判断其是否为末端子节点。本发明所述的智能控制器级联方法操作简便,模块间信号传输速度快,效率高,且级联控制系统占用空间小,有效地实现了模块的I/O通道扩展。

    DCS系统中控制模块的硬件冗余及运算节奏同步系统

    公开(公告)号:CN105938356B

    公开(公告)日:2018-12-07

    申请号:CN201610007690.2

    申请日:2016-01-07

    CPC classification number: Y02P90/02

    Abstract: 本发明涉及控制系统领域,提供了一种DCS系统中控制模块的硬件冗余及运算节奏同步系统,包括互为冗余的主控制模块和至少一个辅控制模块,还包括基于FPGA的硬件冗余控制底座、I/O模块、电源模块及总线网络;所述硬件冗余控制底座内设有公共硬件冗余逻辑切换电路和专用高速对等冗余通讯通道;所述电源模块为冗余配置的大功率电源组件,用于给系统供电;所述总线网络采用现场总线,包括双重冗余配置的通讯介质、交换设备及网络适配器,用于主/辅控制模块与外部控制设备之间的信息交互。本发明结合FPGA的特点和优势设计了冗余控制模件,通过增加备份控制模件来实现系统冗余,减少系统的故障时间,维持系统的正常工作,提高整个系统的可靠性。

    一种实现算法在线组态、运行和调试的方法

    公开(公告)号:CN105930270A

    公开(公告)日:2016-09-07

    申请号:CN201610247143.1

    申请日:2016-04-20

    CPC classification number: G06F11/362

    Abstract: 本发明涉及装备自动化设计开发平台,公开了一种实现算法在线组态、运行和调试的方法,基于IEC61131‑3控制策略集成编程开发环境,包括算法块封装、数据驱动与事件触发的分布式算法调度,控制算法的在线组态、运行和调试,包括以下步骤:(1)基本算法块运行;(2)基本算法块封装;(3)程序运行;(4)数据驱动;(5)事件触发。本发明具有多样性、灵活性、可靠性,保证了算法程序的适应性、易用性、稳定性,使多领域行业算法库的扩展十分便捷。通过设计院、设备制造商、工程公司、行业用户,提炼专家知识与工程经验,不断丰富多领域控制算法库,满足多领域的专业个性化需求。

    一种实现实时信息质量戳分布全局数据库的方法

    公开(公告)号:CN105956118B

    公开(公告)日:2019-06-04

    申请号:CN201610294468.5

    申请日:2016-05-05

    Abstract: 本发明涉及分布全局数据库的方法,公开一种实现实时信息质量戳分布全局数据库的方法,基于DCS系统,采用多层分级、合作自治的结构形式,实现集中管理和分散控制,以分布式工程对象主数据库为基础,采用多进程与多线程设计模式,通过实时高速工业以太网作为操作站主数据库与控制站之间信息通讯的桥梁,使各个控制站和工程之间的物理分散;采用层级存储池管理机制,在保证流程工业海量实时数据实时性要求的前提下,通过质量戳标识数据实时值的质量状况。采用本发明能够动态地增添存储节点以实现存储容量的线性扩展;分布式数据库必须及时响应大规模用户的读/写请求;能够实现对数据的冗余备份,保证数据可靠性。

    一种多IO模块与多通讯模块之间的UART通讯方法及装置

    公开(公告)号:CN105426562B

    公开(公告)日:2019-02-05

    申请号:CN201510507698.0

    申请日:2015-08-18

    Abstract: 本发明涉及工业通讯领域,提供了一种多IO模块与多通讯模块之间的UART通讯方法,用于m个IO模块与n个通讯模块的多对多通讯,其中,m和n为整数且1≤m≤16,1≤n≤3;在所述m个IO模块与n个通讯模块之间设立基于FPGA的时钟分频模块、接收模块、发送模块、IO选择模块、通讯选择模块及顶层模块,从而实现多IO模块与多通讯模块之间具体的某一通讯模块与IO模块的UART通讯。本发明的多IO模块与多通讯模块之间的UART通讯方法及装置,实现了IO模块与通讯模块多对多通讯,提高了系统的性能,同时降低了成本,提高了工业自动化设备的工作效率,具有较高的实用价值和良好的应用前景。

Patent Agency Ranking