-
公开(公告)号:CN1208232A
公开(公告)日:1999-02-17
申请号:CN98117467.1
申请日:1998-08-06
Applicant: 日本电气株式会社
IPC: G11C11/34
CPC classification number: G11C7/065 , G11C7/18 , G11C11/4091 , G11C11/4097
Abstract: 一种半导体动态随机读取存储装置具有平行排列的第一开路位线(BL0-BL3)和分别与第一开路位线相配的第二开路位线(CBL0-CBL3)以便形成位线对和一个在位线对之间共用的读出放大器(SA11),以便增加表示从位线对顺序提供的数据位的电位差的大小,当完成读出放大时表示数据位的高或低电平都被提供给所选择的位线对的两个第一和第二位线,从而均衡相邻开路位线上的电感应。