具有噪声消除的电流模式混合拓扑电路

    公开(公告)号:CN103733513A

    公开(公告)日:2014-04-16

    申请号:CN201280040113.3

    申请日:2012-06-18

    IPC分类号: H03D7/00

    摘要: 提供一种混合拓扑(blixer)电路,其能够改善线性度并降低其他传统混合拓扑(blixer)电路设计的噪声。为做到这一点,这里所提供的混合拓扑(blixer)电路使用差动放大器和/或其混频电路内的虚拟路径来执行降噪(及改善线性度)。在所述示例中,装置包括跨导电路(202),其产生来自输入信号(VIN)的放大信号。混频电路(204-1)将放大信号和具有为本地振荡器信号的一部分(一般为50%或25%)的占空比的混频信号(LOF1)混频,以致差动放大器(214)和阻抗网络(例如,电阻器R7、R8和开关S2,或电阻器R9、RIO和开关SI)可以执行降噪。该混频通过为典型的无源混频器(例如,Gilbert单元无源混频器)的混频器(210、212)来执行。

    太赫兹相控阵列系统的模拟基带电路

    公开(公告)号:CN103608694B

    公开(公告)日:2017-03-22

    申请号:CN201280028744.3

    申请日:2012-04-12

    IPC分类号: G01S13/53

    CPC分类号: H01Q3/26 G01S7/288 G01S13/426

    摘要: 本发明提供一种用于确定目标的位置的方法。在相控阵列系统(200)中(,通常)在连续循环中从相控阵列(204)(其具有若干收发器(206-1至206-N))发射太赫兹辐射的若干发射脉冲。这些发射脉冲一般被配置为被目标反射以便由扫描范围(其包括具有若干采样周期的数字化窗口)内的相控阵列接收。然后,对每个收发器206-1至206-N)的输出信号进行组合以产生每个循环的组合信号。对发射脉冲的数字化窗口内的每个采样周期中的组合信号求平均以产生数字化窗口内的每个采样周期的平均信号。然后将这些平均信号数字化。

    具有噪声消除的电流模式混合拓扑电路

    公开(公告)号:CN103733513B

    公开(公告)日:2016-03-30

    申请号:CN201280040113.3

    申请日:2012-06-18

    IPC分类号: H03D7/00

    摘要: 提供一种混合拓扑(blixer)电路,其能够改善线性度并降低其他传统混合拓扑(blixer)电路设计的噪声。为做到这一点,这里所提供的混合拓扑(blixer)电路使用差动放大器和/或其混频电路内的虚拟路径来执行降噪(及改善线性度)。在所述示例中,装置包括跨导电路(202),其产生来自输入信号(VIN)的放大信号。混频电路(204-1)将放大信号和具有为本地振荡器信号的一部分(一般为50%或25%)的占空比的混频信号(LOF1)混频,以致差动放大器(214)和阻抗网络(例如,电阻器R7、R8和开关S2,或电阻器R9、RIO和开关SI)可以执行降噪。该混频通过为典型的无源混频器(例如,Gilbert单元无源混频器)的混频器(210、212)来执行。