-
公开(公告)号:CN115113935A
公开(公告)日:2022-09-27
申请号:CN202210147903.7
申请日:2022-02-17
Applicant: 富士通株式会社 , 大学共同利用机关法人信息与系统研究机构
Abstract: 一种操作处理装置,包括:一个或更多个通道,所述一个或更多个通道中的每个通道每周期处理指令的至多一个元素操作;以及元素操作发出单元,该元素操作发出单元向一个或更多个通道发出元素操作,其中,操作处理装置的整体被包括多个条目的缓冲器分成多个区段,区段中的不能继续元素操作的处理的零个或更多个区段停止该处理,并且剩余区段各自通过将进行至下游区段的元素操作存储至紧接的下游缓冲器中来继续元素操作的处理。
-
公开(公告)号:CN115049889A
公开(公告)日:2022-09-13
申请号:CN202111333840.6
申请日:2021-11-11
Applicant: 富士通株式会社
IPC: G06V10/774 , G06V10/762 , G06V10/82 , G06N3/04 , G06N5/04
Abstract: 本发明公开了存储介质以及推理方法。非暂态计算机可读存储介质存储使至少一个计算机执行以下处理的推理程序,该处理包括:基于多个第一学习数据来训练神经网络,多个第一学习数据属于第一特定数目的对象类别并且不包括第二学习数据;通过分离神经网络的全连接层来生成全连接层分离的神经网络;针对对象类别中的每个对象类别的第二特定数目的第一学习数据中的每一个,通过使用全连接层分离的神经网络来生成学习特征;根据所述学习特征中的每个学习特征生成针对所述对象类别中的每个对象类别的类别超维向量;以及将类别超维向量与对象类别相关联地存储在存储器中。
-
公开(公告)号:CN102084357A
公开(公告)日:2011-06-01
申请号:CN200880130230.2
申请日:2008-07-01
Applicant: 富士通株式会社
IPC: G06F17/30
CPC classification number: G06F17/30911
Abstract: 检索装置包括:CPU;以及具有调度器和多个检索核的加速器。所述CPU按所输入的检索表达式来生成自动机,所述调度器将处理对象文本以被排序的记录的单位分配给所述各检索核。所述各检索核对所述被分配的各记录分别并行地进行自动机匹配,所述CPU按所述各记录的所述排序的顺序对所述各记录单位的匹配结果进行逻辑表达式评价。由此,能够减少各匹配装置(检索核)和CPU处理的并行动作的开销来进行数据传递并可实现系统的高速化。
-
公开(公告)号:CN113220344A
公开(公告)日:2021-08-06
申请号:CN202110042933.7
申请日:2021-01-13
Applicant: 富士通株式会社
Abstract: 本发明提供了算术处理装置、算术处理方法及算术处理程序。算术处理装置包括运算单元、管理器、小数点位置确定器和索引值转换控制器。运算单元被配置成执行预定运算。管理器被配置成:通过使运算单元使用输入数据作为在第一小数点位置处具有第一小数点的第一定点数执行预定运算来计算第一运算结果的统计信息。小数点位置确定器被配置成:使用统计信息来确定第二小数点位置。索引值转换控制器被配置成:当使用输入数据作为在第二小数点位置处具有第二小数点的第二定点数来执行预定运算时,使运算单元计算第二运算结果。
-
公开(公告)号:CN104111817A
公开(公告)日:2014-10-22
申请号:CN201410100282.2
申请日:2014-03-18
Applicant: 富士通株式会社
IPC: G06F9/302
CPC classification number: G06F9/383 , G06F9/3824 , G06F9/3877
Abstract: 公开了一种算术处理装置,该算术处理装置包括:算术单元,配置成执行算术运算;以及流引擎,该配置成执行流处理,其中,算术单元的数据总线和流引擎的数据总线彼此紧耦合。
-
公开(公告)号:CN115952112A
公开(公告)日:2023-04-11
申请号:CN202211084268.9
申请日:2022-09-06
Applicant: 富士通株式会社 , 大学共同利用机关法人信息与系统研究机构
IPC: G06F12/0893
Abstract: 涉及处理器和运算处理方法。处理器包括:请求发出单元,发出对存储装置的访问请求;数据阵列,包括保存子数据的存储体,子数据是从基于访问请求从存储装置读取的数据划分的;开关,将访问请求传送到存储体之一;第一确定单元和第二确定单元。第一确定单元在访问地址中包括的标签地址与同访问地址中包括的索引地址相对应地保存在第一确定单元中的标签地址相匹配时,确定缓存命中。第二确定单元在与访问地址中包括的第一标签地址相对应的标识信息和访问地址中包括的第二标签地址与保存在第二确定单元中的标识信息和第二标签地址相匹配时,确定缓存命中。缓存控制器基于第一确定单元或第二确定单元的确定结果来对数据阵列或存储装置进行访问。
-
公开(公告)号:CN104111817B
公开(公告)日:2017-05-10
申请号:CN201410100282.2
申请日:2014-03-18
Applicant: 富士通株式会社
IPC: G06F9/302
CPC classification number: G06F9/383 , G06F9/3824 , G06F9/3877
Abstract: 公开了一种算术处理装置,该算术处理装置包括:算术单元,配置成执行算术运算;以及流引擎,该配置成执行流处理,其中,算术单元的数据总线和流引擎的数据总线彼此紧耦合。
-
公开(公告)号:CN102084357B
公开(公告)日:2014-06-04
申请号:CN200880130230.2
申请日:2008-07-01
Applicant: 富士通株式会社
IPC: G06F17/30
CPC classification number: G06F17/30911
Abstract: 检索装置包括:CPU;以及具有调度器和多个检索核的加速器。所述CPU按所输入的检索表达式来生成自动机,所述调度器将处理对象文本以被排序的记录的单位分配给所述各检索核。所述各检索核对所述被分配的各记录分别并行地进行自动机匹配,所述CPU按所述各记录的所述排序的顺序对所述各记录单位的匹配结果进行逻辑表达式评价。由此,能够减少各匹配装置(检索核)和CPU处理的并行动作的开销来进行数据传递并可实现系统的高速化。
-
-
-
-
-
-
-