一种可跨FPGA平台的高速通讯方法

    公开(公告)号:CN111949590B

    公开(公告)日:2022-05-06

    申请号:CN202010802864.0

    申请日:2020-08-11

    Abstract: 本发明公开了一种可跨FPGA平台的高速通讯方法,所述方法包括:通过物理高速连接线连接不同FPGA;基于不同FPGA之间建立信道并进行数据同步校验;通过所述信道进行数据传输。本发明通过高速接口自适应适配,可以无视FPGA发送串行的规则,只要两个FPGA能保证电器性能以及串行速率满足各自发送以及接收的性能即可以使用此IP无缝无损的传输数据,从而减少程序员对不同厂商FPGA的不必要高速接口研究。并且,统一的接口模式使得不同FPGA间移植的效率大大提升。

    基于多FPGA系统的并行RTL综合方法、存储介质

    公开(公告)号:CN114330174A

    公开(公告)日:2022-04-12

    申请号:CN202111369897.1

    申请日:2021-11-18

    Abstract: 本发明公开了一种基于多FPGA系统的并行RTL综合方法、存储介质。其中基于多FPGA系统的并行RTL综合方法,包括:根据顶部节点对被测试设计的各个实例进行遍历创建层次树;并行遍历所述层次树对每一个模块进行唯一化处理,并记录唯一化处理后的模块的哈希值;以模块为单位,对各模块进行并行细化和逻辑映射,将各模块对应的被测试设计从RTL转换为门级电路;将各个模块对应的门级电路合并为一个整体形成层次化网表;统计层次化网表所消耗的资源,并根据资源约束自动选择超图单元;采用分割工具进行分割,形成各个FPGA对应的网表。本发明实现了RTL的并行综合处理,不仅可以应对大规模的集成电路,同时还可以提高仿真验证效率。

    一种可跨FPGA平台的高速通讯方法

    公开(公告)号:CN111949590A

    公开(公告)日:2020-11-17

    申请号:CN202010802864.0

    申请日:2020-08-11

    Abstract: 本发明公开了一种可跨FPGA平台的高速通讯方法,所述方法包括:通过物理高速连接线连接不同FPGA;基于不同FPGA之间建立信道并进行数据同步校验;通过所述信道进行数据传输。本发明通过高速接口自适应适配,可以无视FPGA发送串行的规则,只要两个FPGA能保证电器性能以及串行速率满足各自发送以及接收的性能即可以使用此IP无缝无损的传输数据,从而减少程序员对不同厂商FPGA的不必要高速接口研究。并且,统一的接口模式使得不同FPGA间移植的效率大大提升。

    支持跨芯片信号同步触发检测方法及装置

    公开(公告)号:CN112462240A

    公开(公告)日:2021-03-09

    申请号:CN202011407597.3

    申请日:2020-12-04

    Abstract: 本发明提供了支持跨芯片信号同步触发检测方法及装置,包括:时钟芯片为user‑FPGA芯片提供同源同相位工作时钟;处理器模块发送同步指令和触发条件;数据对齐模块接收同步指令后对清除缓存数据;同步控制模块接收同步指令后向多个数据采集模块分别发送同步控制信号;数据采集模块接收同步控制信号后进入复位状态;复位解除后,对user‑FPGA芯片进行采样,将采样数据实时发送至数据对齐模块;数据对齐模块都接收到各个数据采集模块的采样数据后,将采样数据同时发送至信号触发检测模块;信号触发检测模块根据触发条件后,对全部采样数据进行检测并输出触发检测结果;具有能够实现对多个FPGA芯片进行信号同步采样和同步触发检测的有益效果,适用于测量检测的技术领域。

    数据传输系统、数据存储系统

    公开(公告)号:CN112068467B

    公开(公告)日:2022-01-14

    申请号:CN202010858182.1

    申请日:2020-08-24

    Abstract: 本发明公开了一种数据传输系统、数据存储系统。其中数据传输系统包括多个顺次串联的FPGA装置,所述FPGA装置包括数据采集通道、两条用于与相邻的FPGA装置进行连接的双向数据传输通道、与接收设备连接的数据发送通道。本发明实现了传输带宽的灵活扩展,使得传输带宽不受单个硬件的极限限制,可以进行较大范围的扩展。

    数据传输系统、数据存储系统

    公开(公告)号:CN112068467A

    公开(公告)日:2020-12-11

    申请号:CN202010858182.1

    申请日:2020-08-24

    Abstract: 本发明公开了一种数据传输系统、数据存储系统。其中数据传输系统包括多个顺次串联的FPGA装置,所述FPGA装置包括数据采集通道、两条用于与相邻的FPGA装置进行连接的双向数据传输通道、与接收设备连接的数据发送通道。本发明实现了传输带宽的灵活扩展,使得传输带宽不受单个硬件的极限限制,可以进行较大范围的扩展。

Patent Agency Ranking