基于电流模整流器结构的自适应阈值PAM4解码器

    公开(公告)号:CN111416600B

    公开(公告)日:2022-09-23

    申请号:CN202010220064.8

    申请日:2020-03-25

    Abstract: 本发明的基于电流模整流器结构的自适应阈值PAM4解码器涉及一种基于PAM4信号的serdes接收端系统中的解码器,目的是为了克服现有PAM4解码器前级负载过大和参考电压需要复杂的自适应调整才能区分电平的问题,具体包括:整流器根据差分信号Din的摆幅输出两个输出信号Vrec和Vth;高通滤波器用于过滤整流器两个输出信号中的直流电平,保留交流电平,并再给两个输出信号相同的直流电平,得到新的差分信号V’rec和V’th;第一比较器用于判断V’rec是否大于V’th;第二比较器用于检测输入信号Din的正端是否大于负端;逻辑电路对第一比较器的比较结果和第二比较器的比较结果进行逻辑运算得到LSB和MSB。

    基于频谱平衡方法的自适应均衡电路

    公开(公告)号:CN110493152B

    公开(公告)日:2021-09-28

    申请号:CN201910763942.8

    申请日:2019-08-19

    Abstract: 一种基于频谱平衡方法的自适应均衡电路,属于自适应均衡电路技术领域。本发明针对现有基于频谱平衡方法的均衡电路为实现对转折频率的自适应调整而采用的slicer会限制整体电路速度的问题。它的CTLE根据增益控制信号调整增益,用于对原始输入信号进行均衡获得均衡后的数据信号;时钟数据恢复电路用于恢复获得原始输入信号的恢复时钟和恢复数据;增益控制环路用于根据所述均衡后的数据信号的高频功率和低频功率以及转折频率控制信号调整增益控制信号,实现自适应增益控制;fc控制环路用于根据所述恢复数据的高频功率和低频功率调整转折频率控制信号,实现自适应转折频率控制,进而与原始输入信号的输入速率相适应。本发明用于对输入信号的自适应均衡。

    基于双环路的快锁定低抖动的时钟数据恢复电路

    公开(公告)号:CN107682007B

    公开(公告)日:2021-01-15

    申请号:CN201710867080.4

    申请日:2017-09-22

    Abstract: 基于双环路的快锁定低抖动的时钟数据恢复电路,涉及微电子芯片领域,为了解决现有双环路时钟数据恢复电路无法同时具有快的锁定速度和小的抖动的问题。本发明的频带切换电路、多频带VCO、电阻分压电路、二选一电路和低通滤波器构成锁频环路;二选一电路、低通滤波器、多频带VCO、BBPD、4个电荷泵构成锁相环路;频带切换电路用于根据多频带VCO的输出时钟clk0与参考时钟clk_ref输出频带控制字和环路选择信号;电阻分压电路用于对电源电压vdd进行分压,电阻分压电路的分压输出端连接二选一电路的锁频环路输入端;二选一电路用于根据环路选择信号选通锁频环路或锁相环路。本发明适用于时钟数据恢复。

    基于电流模整流器结构的自适应阈值PAM4解码器

    公开(公告)号:CN111416600A

    公开(公告)日:2020-07-14

    申请号:CN202010220064.8

    申请日:2020-03-25

    Abstract: 本发明的基于电流模整流器结构的自适应阈值PAM4解码器涉及一种基于PAM4信号的serdes接收端系统中的解码器,目的是为了克服现有PAM4解码器前级负载过大和参考电压需要复杂的自适应调整才能区分电平的问题,具体包括:整流器根据差分信号Din的摆幅输出两个输出信号Vrec和Vth;高通滤波器用于过滤整流器两个输出信号中的直流电平,保留交流电平,并再给两个输出信号相同的直流电平,得到新的差分信号V’rec和V’th;第一比较器用于判断V’rec是否大于V’th;第二比较器用于检测输入信号Din的正端是否大于负端;逻辑电路对第一比较器的比较结果和第二比较器的比较结果进行逻辑运算得到LSB和MSB。

    应用于双环路时钟数据恢复电路中的VCO频带切换电路及其环路切换方法

    公开(公告)号:CN107565956A

    公开(公告)日:2018-01-09

    申请号:CN201710866316.2

    申请日:2017-09-22

    Abstract: 应用于双环路时钟数据恢复电路中的VCO频带切换电路及其环路切换方法,涉及微电子芯片设计领域。它是为了解决时钟数据恢复电路的环路切换电路复杂的问题。本发明应用于双环路时钟数据恢复电路中的VCO频带切换电路,两个时钟计数器分别用于对参考时钟和VCO输出时钟计数,结果比较电路用于根据两个时钟计数器获得的计数值调整频带计数器输出的频带控制字和D触发器输出的环路选择信号,结果比较电路的复位信号输出端连接二输入或门的一个信号输入端,频带计数器的复位信号输入端、二输入或门的另一个输入端和D触发器的复位信号输入端同时采集外部输入的复位信号。本发明适用于实现双环路时钟数据恢复电路中的VCO的频带切换及环路切换。

    基于锁相环和标准尺延迟线的时钟发生装置及其实现方法

    公开(公告)号:CN108964658A

    公开(公告)日:2018-12-07

    申请号:CN201810662683.5

    申请日:2018-06-25

    CPC classification number: H03L7/099 H03L7/18

    Abstract: 基于锁相环和标准尺延迟线的时钟发生装置及其实现方法,属于时钟技术领域,本发明为解决现有技术仅能实现从频率到频率的转换的问题。本发明鉴频鉴相器的UP输出端和DN输出端分别连接电荷泵的UP输入端和DN输入端,电荷泵的电流输出端连接滤波器的电流输入端,滤波器的输出端连接压控振荡器的输入端,压控振荡器的时钟信号输出端同时连接第一分频器的时钟信号输入端和第二分频器的时钟信号输入端,第一分频器的Q输出端连接鉴频鉴相器的FB输入端,第一分频器的QN输出端连接标准尺延迟线的输入端,标准尺延迟线的输出端连接到鉴频鉴相器的FBN输入端,第二分频器的输出作为时钟发生装置的输出。本发明用于时钟计量。

    基于双环路的快锁定低抖动的时钟数据恢复电路

    公开(公告)号:CN107682007A

    公开(公告)日:2018-02-09

    申请号:CN201710867080.4

    申请日:2017-09-22

    CPC classification number: H03L7/07 H03L7/0807

    Abstract: 基于双环路的快锁定低抖动的时钟数据恢复电路,涉及微电子芯片领域,为了解决现有双环路时钟数据恢复电路无法同时具有快的锁定速度和小的抖动的问题。本发明的频带切换电路、多频带VCO、电阻分压电路、二选一电路和低通滤波器构成锁频环路;二选一电路、低通滤波器、多频带VCO、BBPD、4个电荷泵构成锁相环路;频带切换电路用于根据多频带VCO的输出时钟clk0与参考时钟clk_ref输出频带控制字和环路选择信号;电阻分压电路用于对电源电压vdd进行分压,电阻分压电路的分压输出端连接二选一电路的锁频环路输入端;二选一电路用于根据环路选择信号选通锁频环路或锁相环路。本发明适用于时钟数据恢复。

    应用于双环路时钟数据恢复电路中的VCO频带切换电路及其环路切换方法

    公开(公告)号:CN107565956B

    公开(公告)日:2020-06-30

    申请号:CN201710866316.2

    申请日:2017-09-22

    Abstract: 应用于双环路时钟数据恢复电路中的VCO频带切换电路及其环路切换方法,涉及微电子芯片设计领域。它是为了解决时钟数据恢复电路的环路切换电路复杂的问题。本发明应用于双环路时钟数据恢复电路中的VCO频带切换电路,两个时钟计数器分别用于对参考时钟和VCO输出时钟计数,结果比较电路用于根据两个时钟计数器获得的计数值调整频带计数器输出的频带控制字和D触发器输出的环路选择信号,结果比较电路的复位信号输出端连接二输入或门的一个信号输入端,频带计数器的复位信号输入端、二输入或门的另一个输入端和D触发器的复位信号输入端同时采集外部输入的复位信号。本发明适用于实现双环路时钟数据恢复电路中的VCO的频带切换及环路切换。

    基于频谱平衡方法的自适应均衡电路

    公开(公告)号:CN110493152A

    公开(公告)日:2019-11-22

    申请号:CN201910763942.8

    申请日:2019-08-19

    Abstract: 一种基于频谱平衡方法的自适应均衡电路,属于自适应均衡电路技术领域。本发明针对现有基于频谱平衡方法的均衡电路为实现对转折频率的自适应调整而采用的slicer会限制整体电路速度的问题。它的CTLE根据增益控制信号调整增益,用于对原始输入信号进行均衡获得均衡后的数据信号;时钟数据恢复电路用于恢复获得原始输入信号的恢复时钟和恢复数据;增益控制环路用于根据所述均衡后的数据信号的高频功率和低频功率以及转折频率控制信号调整增益控制信号,实现自适应增益控制;fc控制环路用于根据所述恢复数据的高频功率和低频功率调整转折频率控制信号,实现自适应转折频率控制,进而与原始输入信号的输入速率相适应。本发明用于对输入信号的自适应均衡。

Patent Agency Ranking