-
公开(公告)号:CN119449032A
公开(公告)日:2025-02-14
申请号:CN202411401651.1
申请日:2024-10-09
Applicant: 北京微电子技术研究所 , 北京时代民芯科技有限公司
IPC: H03M1/10
Abstract: 本发明属于信号处理技术领域,具体涉及一种多通道高速采样的多级相位修正方法、系统,旨在解决高复杂度FPGA设计导致的延时值难以校正、采样误差大,无法保证高速ADC稳定可靠的工作的问题。本发明方法包括:使用FPGA芯片配置多通道模数转换器的工作通道及频率、寄存器;使用FPGA芯片将各通道产生的差分数据对转换成单端数据信号、随路时钟差分对转换成单端时钟信号;对单端数据信号延时处理并串并转换,得到每个通道的并行数据;对各通道的并行数据进行通道级、信号级两级延时修正,得到采样记录数据;基于采样记录数据,确定最佳采样位置。本发明解决了延时值难以校正的问题,避免了采样误差,确保高速ADC稳定可靠的工作。
-
公开(公告)号:CN119414921A
公开(公告)日:2025-02-11
申请号:CN202411455917.0
申请日:2024-10-18
Applicant: 北京微电子技术研究所 , 北京时代民芯科技有限公司
Abstract: 本发明属于高速信号采集输出技术领域,具体涉及了一种基于相位自反馈的AD片或DA片的同步方法及系统,旨在解决现有的系统中的两片难以保持同步且容易受环境温度的影响的问题。本发明包括:初始化两路的SYNC信号延时;对两路进行SYNC信号延时;每一次SYNC信号延时均对应一个延时值;每一次SYNC信号延时,对两路发送32次SYNC信号并进行时钟鉴相得到训练码;筛选延时稳定复位的SYNC信号延时;对于稳定复位的SYNC信号延时,选择出现次数最多的训练码字作为两路的同步码字;选择连续延时稳定复位的延时值的中位数作为两路的输入。本发明实现了两路AD或者两路DA的自动化同步,大大减少了人工调节同步的时间。
-