-
公开(公告)号:CN119395500A
公开(公告)日:2025-02-07
申请号:CN202411385847.6
申请日:2024-09-30
Applicant: 北京微电子技术研究所 , 北京时代民芯科技有限公司
IPC: G01R31/28 , G05B19/04 , G01R31/00 , G01R31/303
Abstract: 本发明提供一种面向Chiplet架构微系统的单粒子闩锁效应试验系统,Chiplet微系统测试板卡用于Chiplet微系统进行单粒子闩锁试验,由微系统所需外围供电电路、存储电路、通信电路等组成;多路可调供电模块用于向Chiplet微系统测试板卡供电并将微系统电流电压传输给远程控制监测模块;远程控制监测模块收取Chiplet微系统测试板卡发出的微系统测试结果及多路可调供电模块反馈的Chiplet微系统电流电压信息,在Chiplet微系统电流超过设定阈值时报警,并记录试验过程中Chiplet微系统电流电压变化。本发明针对现有Chiplet微系统单粒子闩锁试验所需电流网络种类过多的特点,克服了试验测试微系统板卡与试验人员之间距离过远的难点,有效提高了试验人员对试验的操作性。
-
公开(公告)号:CN119357108A
公开(公告)日:2025-01-24
申请号:CN202411391855.1
申请日:2024-10-08
Applicant: 北京微电子技术研究所 , 北京时代民芯科技有限公司
Abstract: 本发明属于通信技术领域,具体涉及了一种基于通用IO加载SPARC架构SoC的方法及系统,旨在解决现有的引导方法存在着为非易失存储器加载,更换程序较为繁琐,且具有风险项的问题。本发明包括:对ELF文件进行解析,得到加载代码段数据字节数组的集合;将每个32数组均拆分为M位数据,每个M位数据均增加DSU写数据包头、写入地址,形成M位数组;对每个M位数组中每个数据按照比特位进行解析得到码流数据;每M位数据均增加比特起始位和比特停止位;通用IO的驱动程序将码流数据以数字波形的形式输出至DSU接口。本发明通用IO模拟串口与SPARC DSU单元进行通信增加机台调试的效率。
-
公开(公告)号:CN116931008A
公开(公告)日:2023-10-24
申请号:CN202310855572.7
申请日:2023-07-12
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 本发明公开了一种基于多芯片封装的抗辐射星载导航模块,属于导航技术领域,包括射频处理芯片、基带处理芯片、FLASH存储芯片、模数转换芯片;射频处理芯片、基带处理芯片、FLASH存储芯片、模数转换芯片均为裸芯片,通过引线键合工艺连接在基板上,选用的裸芯片具有抗辐射功能,使其能够满足空间轨道应用。抗辐射星载导航模块可以提供实时的导航、定位、测姿、测向、授时功能,满足通讯卫星、遥感卫星及各类型航天器的导航控制和空间探测应用。同时克服现有星载导航模块体积大,走线难,成本高等问题。
-
公开(公告)号:CN114137582A
公开(公告)日:2022-03-04
申请号:CN202111327908.X
申请日:2021-11-10
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G01S19/37
Abstract: 一种基于可重构模块化的星载GNSS接收机,采用模块化设计,包括射频模块、导航模块、控制模块以及底板;其中,射频模块、导航模块、控制模块采用标准化结构设计,模块间可重构组合,可支持多天线输入、多机冗余备份并适用于星载场景。射频模块接收多路天线GNSS射频信号输入,并完成放大、合路与功分处理;导航模块基于一体化导航芯片完成GNSS信号的捕获、跟踪与定位;控制模块基于主控CPU完成与星上分系统间的通信及控制指令接收与执行等;底板用于提供模块间互联、对外接口以及基本供电。本发明适用于复杂星载场景,具有可重构特性,兼具灵活性、通用性与可靠性,能够大幅降低设计成本,实现批量化生产能力。
-
公开(公告)号:CN112445748A
公开(公告)日:2021-03-05
申请号:CN202011181739.9
申请日:2020-10-29
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G06F15/163
Abstract: 一种面向微纳卫星的国产可控高可靠星务计算机,由国产高可靠的核心主控单元、可编程逻辑单元、存储单元、供电单元、接口单元和监控单元组成。主控单元基于SPARC V8体系结构,执行数据处理和任务调度;可编程逻辑单元由主控单元控制,用于灵活的可编程配置;存储单元挂载在主控单元上,负责对代码和数据的存储;供电单元实现电源保护以及电平转换,用于满足整个系统的供电需求;接口单元由主控单元和可编程逻辑单元的接口及外围电路组成,实现与星上其他分系统和载荷的通信;监控单元监测系统电压、电流、温度并反馈给主控单元。本发明面向微纳卫星应用,与传统星上计算机相比,采用国产可控器件,具有可靠性高、体积小、功耗低、灵活性佳等优点。
-
公开(公告)号:CN111176548A
公开(公告)日:2020-05-19
申请号:CN201911215284.5
申请日:2019-12-02
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G06F3/05 , G06F15/173 , G06F1/26
Abstract: 一种基于SiP的一体化星载计算机系统,由核心处理模块,电源管理模块,板载监测模块,接口模块组成。核心处理模块基于SiP内部集成的高性能嵌入式处理器实现,采用SPARC V8体系结构,用于执行星上数据处理、工作状态监测任务,电源管理模块实现电源保护以及电平转换等功能,板载监测模块实时监测板上电压、电流、温度等参数并反馈给核心处理模块,接口模块基于SiP内部集成的大规模可编程逻辑FPGA与外围接口电路实现,用于执行核心处理模块与星上分系统间的通信及大数据量存储与管理。本发明所述的星载计算机面向微小卫星应用,与传统星载计算机相比,具有集成度高、可靠性高、体积小、功耗低、灵活性佳等优点。
-
公开(公告)号:CN112445748B
公开(公告)日:2024-11-29
申请号:CN202011181739.9
申请日:2020-10-29
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G06F15/163
Abstract: 一种面向微纳卫星的国产可控高可靠星务计算机,由国产高可靠的核心主控单元、可编程逻辑单元、存储单元、供电单元、接口单元和监控单元组成。主控单元基于SPARC V8体系结构,执行数据处理和任务调度;可编程逻辑单元由主控单元控制,用于灵活的可编程配置;存储单元挂载在主控单元上,负责对代码和数据的存储;供电单元实现电源保护以及电平转换,用于满足整个系统的供电需求;接口单元由主控单元和可编程逻辑单元的接口及外围电路组成,实现与星上其他分系统和载荷的通信;监控单元监测系统电压、电流、温度并反馈给主控单元。本发明面向微纳卫星应用,与传统星上计算机相比,采用国产可控器件,具有可靠性高、体积小、功耗低、灵活性佳等优点。
-
公开(公告)号:CN111176548B
公开(公告)日:2023-08-08
申请号:CN201911215284.5
申请日:2019-12-02
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G06F3/05 , G06F15/173 , G06F1/26
Abstract: 一种基于SiP的一体化星载计算机系统,由核心处理模块,电源管理模块,板载监测模块,接口模块组成。核心处理模块基于SiP内部集成的高性能嵌入式处理器实现,采用SPARC V8体系结构,用于执行星上数据处理、工作状态监测任务,电源管理模块实现电源保护以及电平转换等功能,板载监测模块实时监测板上电压、电流、温度等参数并反馈给核心处理模块,接口模块基于SiP内部集成的大规模可编程逻辑FPGA与外围接口电路实现,用于执行核心处理模块与星上分系统间的通信及大数据量存储与管理。本发明所述的星载计算机面向微小卫星应用,与传统星载计算机相比,具有集成度高、可靠性高、体积小、功耗低、灵活性佳等优点。
-
公开(公告)号:CN112630631B
公开(公告)日:2023-04-18
申请号:CN202011529550.4
申请日:2020-12-22
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G01R31/317 , G01R31/28 , H04L43/0811 , H04L43/00
Abstract: 本发明提供了一种针对数字信号处理微系统的1553B通信测试方法,发送测试过程中,利用微系统内嵌FPGA单元生成测试数据,配合1553B板卡及上位机实现微系统的1553B数据发送,上位机接到数据后,将数据通过串口发送至微系统DSP单元,DSP单元通过微系统内数据总线将测试数据发送至FPGA,FPGA对测试数据进行比对,并进行测试结果判定;在接收测试过程中,利用微系统内嵌FPGA单元生成通信测试数据,并通过数据总线发送给DSP单元,DSP单元通过串口将测试数据上传至上位机,由上位机控制1553B板卡,将测试数据发送至微系统1553B接口,并利用微系统内嵌FPGA单元搭建自测试电路,完成1553B测试数据的采集与校对,最终输出测试结果。
-
公开(公告)号:CN111123692A
公开(公告)日:2020-05-08
申请号:CN201911195120.0
申请日:2019-11-28
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 本发明提供的基于IRIG-B码的嵌入式时间统一系统中,时间提取模块可以接收外部天线接收到的GPS及北斗信号的ZDA格式时间消息,用于提取出有效时间信息并传输给时间整合模块,时间整合模块接收到有效的时间信息,转换为8421BCD码的天、月、日、时、分、秒,并计算出TOD时间,B码转换模块,将得到的上述指定格式的时间信息根据IRIG-B码的格式要求进行转换,并加载TOD时间,将得到的最终携带时间信息的IRIG-B码信号传输给总控输出模块。总控输出模块显示时间信息、时区信息及信号源信息,还可以输出携带时间信息的IRIG-B码信号。本发明用以克服现有时间统一系统方案设计中成本高昂、信号单一、不易调试等缺陷。
-
-
-
-
-
-
-
-
-