一种基于可调延时精度TDC的电压数字转换电路

    公开(公告)号:CN117097338A

    公开(公告)日:2023-11-21

    申请号:CN202310928624.9

    申请日:2023-07-27

    Abstract: 本发明公开了一种基于可调延时精度TDC的电压数字转换电路,包括:电压时间转换电路VTC、反馈电路FB、延时链锁相环电路DLL、时间数字转换电路TDC四部分。差分电压信号输入电压时间转换电路,电压差转换为时间间隔,并输入到反馈电路和时间数字转换电路,反馈电路生成时钟频率Fref传递到延时链锁相环的输入端,输出端产生控制电压Vctrl并传递到时间数字转换电路的输入端,时间间隔经过时间数字转换电路完成整体电路的转换工作。反馈电路将延时链锁相环DLL输入时钟频率Fref自动调整匹配,得到对应的控制电压Vctrl,Vctrl能够调整TDC压控延时链的延时单元精度。将TDC的最大量化范围调整为相应PVT条件下VTC的最大时间输出间隔的范围,完成准确转换。

    一种基于时间域的高速模拟数字转换电路

    公开(公告)号:CN115102548A

    公开(公告)日:2022-09-23

    申请号:CN202210660241.3

    申请日:2022-06-13

    Abstract: 本发明公开了一种基于时间域的高速模拟数字转换电路,包括:采样保持电路、电压时间转换器、时间数字转换器、校准电路四部分。连续的差分模拟信号经采样保持电路输出为离散的电压信号;离散的电压信号经VTC以恒定电流下降并与固定参考电压比较后产生离散的时间信号;离散的时间信号经TDC输出为相同权重的温度码并经数字逻辑电路转换为二进制码,完成整体电路的转换工作。在整体电路转换过程中,辅助以校准电路对VTC的电容进行修正,实现PVT鲁棒性设计。本发明对模拟数字转换电路在电压域量化的基础上提出时间域量化方法,利用时间域高速、中低功耗的数据转换优势,结合校准技术实现PVT鲁棒性,最终达到高速、高性能的时间域ADC。

Patent Agency Ranking