基于时钟抽取偏置电压技术的高性能多米诺电路设计

    公开(公告)号:CN103873043A

    公开(公告)日:2014-06-18

    申请号:CN201410097533.6

    申请日:2014-03-14

    Abstract: 本发明涉及一种基于时钟抽取偏置电压技术的高性能多米诺电路设计,属于集成电路设计领域,尤其涉及一种SRAM的位线电路设计;本发明通过多米诺延迟单元中适当位置中抽取出时钟信号,并将该信号进行处理,接入动态逻辑电路中保持管衬底中。由于可以有效地减少竞争电流的产生,所以获得了较快的响应速度和较低的功耗,同时又获得了较强的抗工艺浮动性和抗噪声干扰性。该发明具有较低的设计复杂度且一定程度上减小了版图的面积。

    一种移动手机特定连续语音过滤方法及过滤装置

    公开(公告)号:CN103871417A

    公开(公告)日:2014-06-18

    申请号:CN201410112404.X

    申请日:2014-03-25

    Abstract: 一种移动手机特定连续语音过滤方法及过滤装置,属于通讯方法及设备技术领域。通过使用者使用此功能时,先录入用户语音,在移动手机内记录一个已识别特定语音,建立一个移动手机的语音库;每次使用移动手机进行通话,用户可以选择手机只识别特定语音。通过本发明,在嘈杂的环境下通话,可以有效的解决在这种环境下通话的不便性,也可以保证通话的另一端,能听到高质量的语音通话,当然这个功能使用时,也可以让移动手机只通过用户自己的语音,可以不让身边其他人的话语传递到另一方,在保护用户隐私方面同样有着很广泛的适用性。

    一种输入驱动的多米诺电路设计

    公开(公告)号:CN103701451A

    公开(公告)日:2014-04-02

    申请号:CN201310689639.0

    申请日:2013-12-16

    Abstract: 本发明涉及一种输入驱动的多米诺电路设计,并对多米诺电路进行结构优化,去除时钟晶体管,由组合的输入数据代替时钟信号,从而实现动态功耗减少,电路减少了晶体管数目从而缩短了工作时间提高了电路性能、减小了电路版图面积;本发明有效地解决了由时钟引起的高功耗问题,它使电路去除了时钟信号,用组合输入代替时钟信号,这样可以大大减少晶体管打开与关断的次数,从而有效的降低电路的动态功耗、减小芯片版图面积。

    一种用于多模块芯片的双向IO复用方法及电路

    公开(公告)号:CN103955559B

    公开(公告)日:2017-06-16

    申请号:CN201410134049.6

    申请日:2014-04-03

    Abstract: 本发明涉及一种用于芯片中具有多个模块的双向IO复用方法及电路,属于芯片设计领域,更具体的说,本发明涉及一种能够减少芯片中IO的数量和节省芯片面积的双向IO复用方法及电路。本方法的核心是在芯片中加入双向IO复用电路,同时在芯片中加入多个控制位信号,每个控制位信号可以输入1或0,通过所有控制位的不同输入组合选择IO复用电路需要服务的模块。通过此IO复用的方法,芯片中各个具有不同数量管脚且不同时工作的模块能够重复使用同一组管脚,提高了芯片管脚的使用率,最终减少管脚的数量并节约版图面积。

    一种用于多模块芯片的双向IO复用方法及电路

    公开(公告)号:CN103955559A

    公开(公告)日:2014-07-30

    申请号:CN201410134049.6

    申请日:2014-04-03

    Abstract: 本发明涉及一种用于芯片中具有多个模块的双向IO复用方法及电路,属于芯片设计领域,更具体的说,本发明涉及一种能够减少芯片中IO的数量和节省芯片面积的双向IO复用方法及电路。本方法的核心是在芯片中加入双向IO复用电路,同时在芯片中加入多个控制位信号,每个控制位信号可以输入1或0,通过所有控制位的不同输入组合选择IO复用电路需要服务的模块。通过此IO复用的方法,芯片中各个具有不同数量管脚且不同时工作的模块能够重复使用同一组管脚,提高了芯片管脚的使用率,最终减少管脚的数量并节约版图面积。

    一种用于提高管脚使用率的管脚复用方法及电路

    公开(公告)号:CN103246631A

    公开(公告)日:2013-08-14

    申请号:CN201310181064.1

    申请日:2013-05-16

    Abstract: 一种用于提高管脚使用率的管脚复用方法及电路,芯片中分别加入输入管脚复用电路和输出管脚复用电路,输入管脚复用电路的端口包括输入端口、输出端口、以及控制端口,输入端口分别与芯片输入信号端口连接,输出端口分别与芯片中各模块的输入端连接,控制端口负责选择某一指定模块接收芯片的输入信号,下一时刻通过改变控制位,将有另一个模块接收芯片输入信号;输出管脚复用电路的端口分为输入端口、输出端口、以及控制端口,输入端口分别与芯片中各模块的输出端连接,输出端口与芯片输出信号管脚连接,控制端口负责选择将某一指定模块的输出信号传递至芯片输出管脚,下一时刻通过改变控制位,另一个模块的输出信号传递至芯片输出管脚。

    北斗与GPS混合系统数据的识别接收算法

    公开(公告)号:CN104502930B

    公开(公告)日:2017-05-17

    申请号:CN201410667336.3

    申请日:2014-11-20

    Abstract: 本发明提供一种北斗与GPS混合系统数据的识别接收算法,包括下述步骤:首先,双模定位控制模块U2询问数据处理模块U3是否空闲,若是,则发出接收卫星数据的控制命令,使得数据处理模块U3接收卫星数据并输出;然后,对于数据处理模块U3输出的卫星数据,常规协议帧处理模块U4、$GNGSA协议帧处理模块U5、$**GSV协议帧处理模块U6分别进行识别处理。常规协议帧处理模块U4识别并接收$GNGGA协议帧、$GNGLL协议帧、$GNRMC协议帧;$GNGSA协议帧处理模块U5识别出分属于北斗系统的$GNGSA协议帧和GPS系统的$GNGSA协议帧并接收。$**GSV协议帧处理模块U6识别出$GPGSV协议帧和$BDGSV协议帧并接收。本发明用于双模系统下协议帧的区分。

    一种三态10管SRAM存储单元电路设计

    公开(公告)号:CN103824590B

    公开(公告)日:2017-02-01

    申请号:CN201410086875.8

    申请日:2014-03-09

    Abstract: 本发明涉及一种三态10管SRAM存储单元电路设计,在传统8管SRAM存储单元电路中插入一个放电NMOS晶体管ND和一个保存数据NMOS晶体管NR,通过控制信号Dead和Drowsy的状态使电路具有三种不同的工作模式,从而有效地降低存储单元的泄漏功耗;本发明有效地解决了SRAM存储单元较高的泄漏功耗问题,降低了SRAM存储单元在空闲状态下电路中存在的泄漏功耗。

    一种非挥发性SRAM存储单元电路

    公开(公告)号:CN104464794A

    公开(公告)日:2015-03-25

    申请号:CN201410639661.9

    申请日:2014-11-13

    CPC classification number: G11C11/419

    Abstract: 本发明提供一种非挥发性SRAM存储单元电路,该电路具有数据存储位置Q点,其特征在于:还增加了一个辅助电路,用于数据存储位置Q点的数据的断电休眠记忆与上电恢复。所述的非挥发性SRAM存储单元电路具体包括:PMOS晶体管M1、M2、M10、C1、C2;NMOS晶体管M3、M4、M5、M6、M7、M8、M9、M11。M9、M10源极连接Q点,漏极连接C1、C2栅极及M11漏极,M9栅极连接信号WAK,M10栅极连接信号C1源极、漏极、衬底连接信号SLP;C2源极、漏极、衬底连接地;M11栅极连接点,源极连接地。该电路有效地节省了待机状态下的能量损失。

    一种基于人眼双目视角的体感控制器

    公开(公告)号:CN103941864A

    公开(公告)日:2014-07-23

    申请号:CN201410134050.9

    申请日:2014-04-03

    Abstract: 本发明涉及一种基于人眼双目视角的体感控制器,属于计算机输入设备,尤其涉及一种智能手势识别设备;本发明通过在以眼镜为代表的头戴设备为基础,将两颗摄像头分别安装在眼镜的两侧以获得操控者的视角。通过控制电路将两摄像头拍摄的图形信息传输给上位机进行解算,从而获得操控者预期操控位置。本发明具有操控准确,可实现远距离操控的效果。

Patent Agency Ranking