接口电路及电子设备
    1.
    发明授权

    公开(公告)号:CN118689825B

    公开(公告)日:2025-03-21

    申请号:CN202411163868.3

    申请日:2024-08-23

    Abstract: 本发明提供一种接口电路及电子设备,上述接口电路中,通过设置控制电路控制所述至少两条数据传输通路的通断状态,以使所述收发电路适配目标组网拓扑结构,所述目标组网拓扑结构包括星型交换式拓扑结构、总线型拓扑结构和环型拓扑结构中的至少一种。相较于现有技术,本发明通过单一的接口电路就可以实现对多种不同组网拓扑结构的适用,提高了接口电路的兼容性,降低接口电路的复杂度,降低成本。

    接口电路及电子设备
    2.
    发明公开

    公开(公告)号:CN118689825A

    公开(公告)日:2024-09-24

    申请号:CN202411163868.3

    申请日:2024-08-23

    Abstract: 本发明提供一种接口电路及电子设备,上述接口电路中,通过设置控制电路控制所述至少两条数据传输通路的通断状态,以使所述收发电路适配目标组网拓扑结构,所述目标组网拓扑结构包括星型交换式拓扑结构、总线型拓扑结构和环型拓扑结构中的至少一种。相较于现有技术,本发明通过单一的接口电路就可以实现对多种不同组网拓扑结构的适用,提高了接口电路的兼容性,降低接口电路的复杂度,降低成本。

    FC-AE协议处理器及数据传输方法

    公开(公告)号:CN118101799B

    公开(公告)日:2024-07-05

    申请号:CN202410486996.5

    申请日:2024-04-22

    Abstract: 本申请涉及一种FC‑AE协议处理器及数据传输方法。FC‑AE协议处理器包括第一光处理模块、指令处理模块、第二光处理模块及数据处理模块,其中,第一光处理模块用于接收第一光信号,根据第一光信号解析得到待解析指令,并将待解析指令发送至指令处理模块;指令处理模块用于根据待解析指令解析得到第一指令数据,并将指令数据存储至第一存储器;第二光处理模块用于接收第二光信号,根据第二光信号解析得到待解析数据,并将待解析数据发送至数据处理模块;数据处理模块用于根据待解析数据解析得到第一传输数据,并将第一传输数据存储至第二存储器。采用本方法能够同时在FC‑AE网络中传输指令和数据。

    基于主控备份的高速串行数据传输装置

    公开(公告)号:CN118158024A

    公开(公告)日:2024-06-07

    申请号:CN202410573644.3

    申请日:2024-05-10

    Abstract: 本申请实施例提供一种基于主控备份的高速串行数据传输装置,涉及数字信息的传输技术领域,所述装置包括:主控节点、第一选择开关、第二选择开关和第一定向耦合器;所述主控节点的第一端口与所述第一选择开关的第二端口相连,所述第一选择开关的第一端口与所述第一定向耦合器的第一端口相连,所述第一选择开关的第三端口与所述第二选择开关的第三端口相连,所述第二选择开关的第二端口与所述第一定向耦合器的第三端口相连。本申请实施例提供的基于主控备份的高速串行数据传输装置,通过设置第一选择开关和第二选择开关,可以在主控节点出现故障时,断开原来的主控节点,将第一从节点切换到原主控节点的连接位置,起到备份保障的作用。

    数据收发电路、系统和方法

    公开(公告)号:CN117319125B

    公开(公告)日:2024-02-20

    申请号:CN202311600128.7

    申请日:2023-11-28

    Abstract: 本申请涉及一种数据收发电路、系统和方法。本申请的数据传输采用单根线缆,主控节点和各从节点均设置有数据收发电路,且数据收发电路包括协议处理模块和驱动模块,其中,协议处理模块用于根据总线传输的操作指令,切换至数据接收通道或数据发送通道,信号处理单元用于对接收的数据进行均衡处理、对发送的数据进行加重处理。本申请采用单根线缆实现高速总线的数据收发,并控制信号收发的时序,避免了各从节点产生的信号反射带来的信号完整性问题;对收发的数据进行加重和均衡处理,也提高了传输距离。

    耦合模块、数据传输装置和切换方法

    公开(公告)号:CN117319124B

    公开(公告)日:2024-02-06

    申请号:CN202311598723.1

    申请日:2023-11-28

    Abstract: 本申请涉及一种耦合模块、数据传输装置和切换方法。所述模块包括:定向耦合器、切换单元和第一电阻;所述定向耦合器,其第一端与总线的线缆连接,第二端与所述切换单元的输入端连接,第三端与至少一个从节点连接;所述切换单元,其第一输出端与总线的线缆连接,第二输出端与所述第一电阻串联连接;所述切换单元的控制端接入外部输入的电压信号,并根据所述电压信号将所述切换单元的输出通道切换至第一输出端或第二输出端。本申请通过在耦合模块中设置与定向耦合器和从节点电气连接的切换单元,在总线上有定向耦合器和从节点脱落时,自动匹配总线的电阻,以避免总线上的信号因缺少终端电阻而产生严重的反射,导致剩余总线不能正常工作的情况发生。

    自适应高速串行数据传输装置

    公开(公告)号:CN116719770B

    公开(公告)日:2024-01-09

    申请号:CN202310989605.7

    申请日:2023-08-08

    Abstract: 本申请实施例提供一种自适应高速串行数据传输装置,涉及数字信息的传输技术领域,该装置包括:串行连接的多个节点,多个节点中的每个节点包括:两两相连接的数字控制模块、收发器和放大器模块,收发器设于数字控制模块和放大器模块之间,放大器模块设于收发器和总线之间,数字控制模块用于调整放大器模块的增益;多个节点包括一个主控节点和多个自适应从节点,自适应从节点还包括定向耦合器模块,定向耦合器模块设于放大器模块和总线之间。本申请实施例在各个节点的收发器和总线之间设置放大器模块,通过数字控制模块对放大器模块的增益进行调整,来弥补信道的衰减,扩大总线不同节点信号幅度衰减的动态范围。

    末端可脱离的高速串行数据传输装置

    公开(公告)号:CN116701276B

    公开(公告)日:2024-01-09

    申请号:CN202310989748.8

    申请日:2023-08-08

    Abstract: 本申请实施例提供一种末端可脱离的高速串行数据传输装置,涉及数字信息的传输技术领域,该装置包括:串行连接的多个节点,多个节点中的每个节点包括:相互连接的数字控制模块和收发器,收发器设于数字控制模块和总线之间,用于数字控制模块与总线之间传输差分串行基带数据;多个节点包括一个主控节点、多个非末端从节点和一个末端从节点;每个非末端从节点还包括双输出定向耦合器模块,双输出定向耦合器模块设于收发器和总线之间,双输出定向耦合器模块用于选择终端电阻;末端从节点还包括定向耦合器模块,定向耦合器模块设于收发器和总线之间。本申请一方面减小了信号输出幅度的损失,同时保证了总线信号的完整性。

    高速串行接口装置
    9.
    发明授权

    公开(公告)号:CN116662239B

    公开(公告)日:2023-12-22

    申请号:CN202310956869.2

    申请日:2023-08-01

    Abstract: 本申请提供一种高速串行接口装置,涉及数字信息的传输技术领域,该装置包括:第一收发器、第二收发器、变压器模块和独立电源;其中,所述第一收发器与数字控制模块连接;所述第二收发器与总线连接;所述变压器模块设于所述第一收发器与所述第二收发器之间,用于在所述第一收发器和所述第二收发器之间传输基带数据;所述独立电源与所述第二收发器连接,用于向所述第二收发器供电。本申请提供的高速串行接口装置,通过独立电源为第二收发器供电,避免了与线缆连接的变压器初级与次级隔离问题,保障了基带数据的正常传输,提高传输的稳定性。

    高速串行接口装置
    10.
    发明公开

    公开(公告)号:CN116662239A

    公开(公告)日:2023-08-29

    申请号:CN202310956869.2

    申请日:2023-08-01

    Abstract: 本申请提供一种高速串行接口装置,涉及数字信息的传输技术领域,该装置包括:第一收发器、第二收发器、变压器模块和独立电源;其中,所述第一收发器与数字控制模块连接;所述第二收发器与总线连接;所述变压器模块设于所述第一收发器与所述第二收发器之间,用于在所述第一收发器和所述第二收发器之间传输基带数据;所述独立电源与所述第二收发器连接,用于向所述第二收发器供电。本申请提供的高速串行接口装置,通过独立电源为第二收发器供电,避免了与线缆连接的变压器初级与次级隔离问题,保障了基带数据的正常传输,提高传输的稳定性。

Patent Agency Ranking