LTE系统上行参考信号q阶ZC序列的生成方法及其系统

    公开(公告)号:CN101917356A

    公开(公告)日:2010-12-15

    申请号:CN201010233968.0

    申请日:2010-07-19

    摘要: 本发明是关于一种LTE上行参考信号q阶ZC序列的生成方法及其系统,该方法包括:步骤一,根据资源块个数获得ZC序列的长度;步骤二,根据所述ZC序列的长度、序列号、组号计算q值;步骤三,采用递推法产生q阶ZC序列。本发明通过产生ZC序列长度查找表,避免了计算最大质数的较长运算时间问题;巧妙利用相位特性递推产生ZC序列,避免了直接计算相位时幅度大、精度差的乘除法,在实际定点化实现中具有重要意义;采用所提递推算法产生ZC序列,避免了用公式直接产生ZC序列时多次计算三角函数带来的运算时间较长的问题。

    多址接入信道下自适应编码中继系统与方法

    公开(公告)号:CN102497250A

    公开(公告)日:2012-06-13

    申请号:CN201110399845.9

    申请日:2011-12-05

    IPC分类号: H04L1/00 H04B7/14

    摘要: 一种多址接入信道下自适应编码中继系统,其特征在于,包括:解码校验模块,从源节点接收的数据进行解码,然后进行循环冗余检验,分析运算的方式;自适应中继策略模块,根据接收数据的差错状况,使用自适应中继策略;所述白适应中继策略模块还包括:中继策略模块,用于根据数据差错状况,采用网络编码中继策略、重复中继策略和/或软中继策略,然后将中继策略模块处理后的数据传输给收端信号处理模块;收端信号处理模块,用于将中继策略模块处理后的数据采用联合网络信道解码策略、分布式Turbo类似解码策略和/或分离式网络信道解码策略;对于数据的处理过程均采用软比特信息进行操作。

    多址中继接入信道基于软比特信息的网络编码系统与方法

    公开(公告)号:CN102412935A

    公开(公告)日:2012-04-11

    申请号:CN201110400302.4

    申请日:2011-12-05

    IPC分类号: H04L1/00

    摘要: 本发明公开一种多址中继接入信道基于软比特信息的网络编码系统,其特征在于,包括:源节点传输模块,用于将数据信息进行初始化,传送给中继模块;中继模块,用于将数据信息解码操作后,利用所接收到的数据信息的软比特信息计算网络编码后比特的对数似然比值,也就是网络编码的软比特信息,并将该软比特信息传送至收端模块;收端模块,用于将中继模块所传输的软比特信息进行解网络编码操作。

    多址中继接入信道基于软比特信息的网络编码系统与方法

    公开(公告)号:CN102412935B

    公开(公告)日:2016-07-06

    申请号:CN201110400302.4

    申请日:2011-12-05

    IPC分类号: H04L1/00

    摘要: 本发明公开一种多址中继接入信道基于软比特信息的网络编码系统,其特征在于,包括:源节点传输模块,用于将数据信息进行初始化,传送给中继模块;中继模块,用于将数据信息解码操作后,利用所接收到的数据信息的软比特信息计算网络编码后比特的对数似然比值,也就是网络编码的软比特信息,并将该软比特信息传送至收端模块;收端模块,用于将中继模块所传输的软比特信息进行解网络编码操作。

    多址接入信道下自适应编码中继系统与方法

    公开(公告)号:CN102497250B

    公开(公告)日:2014-03-26

    申请号:CN201110399845.9

    申请日:2011-12-05

    IPC分类号: H04L1/00 H04B7/14

    摘要: 一种多址接入信道下自适应编码中继系统,其特征在于,包括:解码校验模块,从源节点接收的数据进行解码,然后进行循环冗余检验,分析运算的方式;自适应中继策略模块,根据接收数据的差错状况,使用自适应中继策略;所述白适应中继策略模块还包括:中继策略模块,用于根据数据差错状况,采用网络编码中继策略、重复中继策略和/或软中继策略,然后将中继策略模块处理后的数据传输给收端信号处理模块;收端信号处理模块,用于将中继策略模块处理后的数据采用联合网络信道解码策略、分布式Turbo类似解码策略和/或分离式网络信道解码策略;对于数据的处理过程均采用软比特信息进行操作。