一种连续时间型Delta-Sigma调制器
    1.
    发明公开

    公开(公告)号:CN118764032A

    公开(公告)日:2024-10-11

    申请号:CN202410983363.5

    申请日:2024-07-22

    IPC分类号: H03M3/00 H03K19/20

    摘要: 本申请公开了一种连续时间型Delta‑Sigma调制器,包括:积分器模块、量化器模块、DEM模块和DAC模块,积分器模块处理的信号送入量化器模块进行量化,量化器在量化后输出8位温度计控制码,温度计控制码输入DEM模块后在多级交换单元处理下进行置乱,置乱处理后的温度计控制码输出至四级反馈DAC控制其反馈电流;本发明通过DEM技术,即动态单元匹配技术,对DAC的失配进行整形,通过对控制DAC的信号进行处理从而改善其失配,综合考虑了功耗、面积和速度等方面,采用一阶整形的DEM技术对DAC的失配进行消除,有效地降低了反馈DAC的非线性失真,相较于其他技术成本更低,降低了电路的开销。

    高精度可编程电流偏置电路
    2.
    发明公开

    公开(公告)号:CN117348656A

    公开(公告)日:2024-01-05

    申请号:CN202310916872.1

    申请日:2023-07-25

    IPC分类号: G05F1/56

    摘要: 本发明提供一种高精度可编程电流偏置电路,所述电路包括参考输入模块、第一输出模块、第二输出模块及负反馈模块,通过参考输入模块产生内部偏置电压,通过第一输出模块产生第一偏置电压,通过第二输出模块产生第二偏置电压,通过负反馈模块的负反馈作用对参考电流进行精确复制,得到第一复制电流,再将第一偏置电压及第二偏置电压分别施加到负载电路,通过负载电路对第一复制电流进行复制,得到第二复制电流;再基于第二输出模块中宽度由可编程控制器输出的数字码调节控制的MOS管调节第一复制电流与参考电流的比例系数,进而得到精度高、可编程调节大小的第二复制电流,能有效消除器件的二阶效应和PVT波动对参考电流复制精度和复制灵活性的影响。

    一种加入随机扰动的多相时钟生成电路

    公开(公告)号:CN109101074B

    公开(公告)日:2020-07-07

    申请号:CN201810821512.2

    申请日:2018-07-24

    IPC分类号: G06F1/04

    摘要: 本发明公开了一种加入随机扰动的多相时钟生成电路,该时钟生成电路包括主时钟模块、随机信号生成模块和buffer矩阵开关模块;所述主时钟模块用于生成N条多相时钟信号;所述buffer矩阵开关模块用于在所述随机信号生成模块输出的随机控制信号控制下,对输入的所述N条多相时钟信号的传输路径进行随机切换,输出N条加入随机扰动的多相时钟信号。本发明通过加入随机扰动的方式,将时钟相位误差白化,仅仅损失少量信噪比,就能够实时消除多相时钟相位误差对高精度TI ADC性能的影响,且能够跟踪消除时钟相位误差随工作环境变化波动的影响,将固定频率处的误差杂散分量白化到噪底中,不打断TI ADC正常工作,设计实现简单,稳定度高。

    输出反馈时钟占空比调节装置、方法及系统

    公开(公告)号:CN109861690A

    公开(公告)日:2019-06-07

    申请号:CN201910088934.8

    申请日:2019-01-30

    摘要: 本发明提供一种输出反馈时钟占空比调节装置、方法及系统,该装置包括:时钟接收器,用于接收并放大差分时钟信号,还用于调节差分时钟信号的占空比;时钟缓冲电路,用于增大时钟接收器放大差分时钟信号的驱动能力;模拟同步电路,用于根据差分时钟信号对数模转换器中的数据进行同步生成差分数据;模拟DAC核电路,用于将数字信号转换成相应的模拟信号;占空比检测电路,用于提取模拟信号的占空比信息,其中,模拟信号波形与时钟占空比正相关;占空比调节电路,用于根据提取的占空比信息生成关于时钟接收器内差分时钟信号的占空比调节控制信号。本发明减小了时钟在数模转换中受到的非理想因素对占空比的影响,提高了占空比调整的速度与精确度。

    模数转换器及减小其第一级积分单元中电容容值的方法

    公开(公告)号:CN114070322B

    公开(公告)日:2023-09-12

    申请号:CN202010777426.3

    申请日:2020-08-05

    IPC分类号: H03M3/00

    摘要: 本发明提供一种模数转换器及减小其第一级积分单元中电容容值的方法,所述模数转换器为三阶连续时间Sigma‑Delta模数转换器,在所述三阶连续时间Sigma‑Delta模数转换器中,在输入电压与第一级积分单元之间增设有电流调节单元,通过该电流调节单元能有效将输入电压转换成电流并对电流进行减小处理,相较于直接对第一级积分单元接入输入电压,进入第一级积分单元的电流减小,在保持第一级积分单元输出不变的情况下,可使第一级积分单元中电容的容值相应地减小,利于第一级积分单元中电容及模数转换器的结构小型化设计,并降低了第一级积分单元及整个模数转换器的功耗。

    用于带宽可重构滤波器的电阻自动校正方法及其电路

    公开(公告)号:CN110708033B

    公开(公告)日:2023-03-31

    申请号:CN201910996284.7

    申请日:2019-10-18

    IPC分类号: H03H1/00 H03H7/38

    摘要: 本发明公开了一种用于带宽可重构滤波器的电阻自动校正方法及其电路,所述电路包括比较器单元、校正电阻阵列、电阻控制逻辑单元、电阻映射逻辑单元以及映射电阻阵列。本发明解决了可调范围广的电阻精度问题,在传统二进制的电阻阵列的基础上,改进了映射电阻阵列,极大地减少了电阻总数;改进电阻映射逻辑,通过分段函数拟合,对不同阻值需求的电阻使用两端函数映射,同时复用除法器,且不增加除法器数量的前提下实现映射逻辑需求。具体实施中校正后,可调电阻的相对误差在5%以内。本发明电路可广泛应用带宽可重构的滤波器。

    模数转换器及减小其第一级积分单元中电容容值的方法

    公开(公告)号:CN114070322A

    公开(公告)日:2022-02-18

    申请号:CN202010777426.3

    申请日:2020-08-05

    IPC分类号: H03M3/00

    摘要: 本发明提供一种模数转换器及减小其第一级积分单元中电容容值的方法,所述模数转换器为三阶连续时间Sigma‑Delta模数转换器,在所述三阶连续时间Sigma‑Delta模数转换器中,在输入电压与第一级积分单元之间增设有电流调节单元,通过该电流调节单元能有效将输入电压转换成电流并对电流进行减小处理,相较于直接对第一级积分单元接入输入电压,进入第一级积分单元的电流减小,在保持第一级积分单元输出不变的情况下,可使第一级积分单元中电容的容值相应地减小,利于第一级积分单元中电容及模数转换器的结构小型化设计,并降低了第一级积分单元及整个模数转换器的功耗。