一种基于动态映射机制的cache防护方法及装置

    公开(公告)号:CN111414321B

    公开(公告)日:2022-07-15

    申请号:CN202010113142.4

    申请日:2020-02-24

    Abstract: 本发明实施例提供一种基于动态映射机制的cache防护方法及装置,方法包括:当处理器向cache发出请求读操作的指令时,将处理器请求数据的地址与地址表中缓存在cache中数据的缓存地址进行比较,确定请求数据的地址是否命中地址表中的某一个表项;若命中,则查询该表项所对应的有效位表,确定该表项是否为有效状态,若是,则从关联表中获取请求数据所对应的数据行地址,从数据表中取出请求的数据;若未命中或命中的表项为无效状态,则cache将发出缺失信号,迫使处理器从主存中获取请求读操作对应的数据。本发明实施例平衡缓存访问时间,避免时序信息被利用,提高处理器的安全性。

    一种可调配休眠模式控制的SoC系统及方法

    公开(公告)号:CN111221403B

    公开(公告)日:2021-05-04

    申请号:CN201911381315.4

    申请日:2019-12-27

    Abstract: 本发明实施例提供的可调配休眠模式控制的SoC系统及方法,包括执行模块、浅度休眠模块、任务派遣模块和取指模块;执行模块执行休眠指令时,发送休眠驱动信号;浅度休眠模块根据休眠驱动信号和任务清空响应信号,生成浅度休眠响应信号;取指模块在接收浅度休眠响应信号之后,停止取指动作;执行模块在接收浅度休眠响应信号之后,执行完当前指令后停止执行动作,以使SoC系统进入浅度休眠模式。本发明实施例提供的SoC系统及方法,通过在处理器内核中添加任务派遣模块与浅度休眠模块来确保处理器当前所有指令是否已经执行完毕,使处理器内核能安全进入浅度休眠模式,在保证处理器内核正确工作的同时,有效减少动态功耗与静态功耗。

    一种抵抗处理器投机访问漏洞的cache防护方法及装置

    公开(公告)号:CN111767536B

    公开(公告)日:2024-03-22

    申请号:CN201910255876.3

    申请日:2019-04-01

    Abstract: 本发明实施例提供一种抵抗处理器投机访问漏洞的cache防护方法及装置,通过将当前所有未被提交的load指令对应的缓存行地址预先存储在预设黑名单中,因而当处理器当前执行的某条load指令命中cache时,可在预设黑名单中查询是否存在该load指令对应的缓存行地址,进而根据查询结果确定该load指令是否为安全的指令,并在确定该load指令为不安全的指令之后,及时发出中断请求信号,以使得中断处理程序对该指令进行处理,进而避免该load指令通过cache获取私密内存数据。该方法及装置能够有效避免不安全的load指令通过cache获取私密内存数据,能够抵抗现有技术中的处理器投机访问漏洞,有利于确保私密内存数据的安全性。

    一种基于动态映射机制的cache防护方法及装置

    公开(公告)号:CN111414321A

    公开(公告)日:2020-07-14

    申请号:CN202010113142.4

    申请日:2020-02-24

    Abstract: 本发明实施例提供一种基于动态映射机制的cache防护方法及装置,方法包括:当处理器向cache发出请求读操作的指令时,将处理器请求数据的地址与地址表中缓存在cache中数据的缓存地址进行比较,确定请求数据的地址是否命中地址表中的某一个表项;若命中,则查询该表项所对应的有效位表,确定该表项是否为有效状态,若是,则从关联表中获取请求数据所对应的数据行地址,从数据表中取出请求的数据;若未命中或命中的表项为无效状态,则cache将发出缺失信号,迫使处理器从主存中获取请求读操作对应的数据。本发明实施例平衡缓存访问时间,避免时序信息被利用,提高处理器的安全性。

    一种抵抗处理器投机访问漏洞的cache防护方法及装置

    公开(公告)号:CN111767536A

    公开(公告)日:2020-10-13

    申请号:CN201910255876.3

    申请日:2019-04-01

    Abstract: 本发明实施例提供一种抵抗处理器投机访问漏洞的cache防护方法及装置,通过将当前所有未被提交的load指令对应的缓存行地址预先存储在预设黑名单中,因而当处理器当前执行的某条load指令命中cache时,可在预设黑名单中查询是否存在该load指令对应的缓存行地址,进而根据查询结果确定该load指令是否为安全的指令,并在确定该load指令为不安全的指令之后,及时发出中断请求信号,以使得中断处理程序对该指令进行处理,进而避免该load指令通过cache获取私密内存数据。该方法及装置能够有效避免不安全的load指令通过cache获取私密内存数据,能够抵抗现有技术中的处理器投机访问漏洞,有利于确保私密内存数据的安全性。

    一种可调配休眠模式控制的SoC系统及方法

    公开(公告)号:CN111221403A

    公开(公告)日:2020-06-02

    申请号:CN201911381315.4

    申请日:2019-12-27

    Abstract: 本发明实施例提供的可调配休眠模式控制的SoC系统及方法,包括执行模块、浅度休眠模块、任务派遣模块和取指模块;执行模块执行休眠指令时,发送休眠驱动信号;浅度休眠模块根据休眠驱动信号和任务清空响应信号,生成浅度休眠响应信号;取指模块在接收浅度休眠响应信号之后,停止取指动作;执行模块在接收浅度休眠响应信号之后,执行完当前指令后停止执行动作,以使SoC系统进入浅度休眠模式。本发明实施例提供的SoC系统及方法,通过在处理器内核中添加任务派遣模块与浅度休眠模块来确保处理器当前所有指令是否已经执行完毕,使处理器内核能安全进入浅度休眠模式,在保证处理器内核正确工作的同时,有效减少动态功耗与静态功耗。

Patent Agency Ranking