-
公开(公告)号:CN105681932B
公开(公告)日:2018-10-02
申请号:CN201610199688.X
申请日:2016-03-31
申请人: 中国人民解放军国防科学技术大学
摘要: 本发明公开了一种支持大规模、全光互连的光交换机,包括东西南北四个方向接口,每个方向有N个光纤接口,用于光交换机之间互连;还包括:(1)四个完全相同的掺铒光纤放大器(EDFA),(2)N+1个5:5光纤分束器(5:5splitter),(3)波分复用器(MUX),(4)解波分复用器(DEMUX),(5)光纤耦合器(Coupler),(6)2个N/2*1波长选择开关(WSS),2个N*1波长选择开关,(7)M个双向光纤接口(fiber),与ToR交换机通过光纤进行连接,(8)2(N‑2)个完全相同的1:N光纤分束器(1:N splitter),(9)控制端口(Console)。基于该光交换机组成的网络可以支持大规模数据中心ToR互连,能够在任意ToR之间建立点到点光链路,降低了网络传输延时,同时也提高了光交换网络的灵活性。
-
公开(公告)号:CN104484295A
公开(公告)日:2015-04-01
申请号:CN201410782208.3
申请日:2014-12-16
申请人: 中国人民解放军国防科学技术大学
IPC分类号: G06F13/28 , G06F15/163
CPC分类号: G06F13/4204
摘要: 本发明公开了一种并行计算机系统中基于接收方滑动窗口的数据传输方法,目的是保证现有并行计算机系统设计中基于乱序和不可靠网络的RDMA传输数据的完整正确性。技术方案是先在发送节点和接收节点间建立连接,在接收节点设置接收窗口,接收窗口只记录接收RDMA报文的编号,不对进入接收窗口的RDMA报文进行缓存;发送节点向接收节点发送RDMA报文并响应接收节点发回的重传请求报文,同时接收节点接收报文编号位于接收窗口之内的RDMA报文,并将RDMA报文中的数据写入接收节点的内存中;发送节点收到了接收节点发送的RDMA完成响应报文,发送节点结束本次RDMA传输。本发明相比于现有方法能够减少硬件资源开销,降低重传开销,提高传输的效率。
-
公开(公告)号:CN103118362B
公开(公告)日:2014-03-26
申请号:CN201310057009.1
申请日:2013-02-22
申请人: 中国人民解放军国防科学技术大学
发明人: 董德尊 , 鲁晓佩 , 廖湘科 , 赖明澈 , 陆平静 , 王绍刚 , 徐炜遐 , 肖立权 , 庞征斌 , 王克非 , 夏军 , 童元满 , 陈虎 , 张峻 , 齐星云 , 王桂彬 , 常俊胜 , 张建民 , 罗章 , 徐金波
摘要: 本发明公开了一种基于多维尺度变换的虫洞拓扑识别方法,实施步骤如下:1)网络图中的每个节点分别获取局部化连接关系图,获取局部化连接关系图中所有节点之间的最短距离矩阵;2)以最短距离矩阵为输入,利用多维尺度变换对局部化连接关系图进行重构得到平面化嵌入后的虚拟图,求出该虚拟图中所有节点之间的虚拟距离矩阵;3)根据虚拟距离矩阵和对应的最短距离矩阵求出平面化嵌入结果的失真率,根据失真率阈值从所有节点中筛选出候选虫洞节点;4)利用形成虫洞的必要条件对所有候选虫洞节点进行过滤获得最终检测结果。本发明具有无特殊硬件及网络假设或者通讯图模型依赖、计算复杂度低、通信开销小、信息交换范围小、时间延迟低的优点。
-
公开(公告)号:CN103164314A
公开(公告)日:2013-06-19
申请号:CN201310057124.9
申请日:2013-02-22
申请人: 中国人民解放军国防科学技术大学
IPC分类号: G06F11/267
摘要: 本发明公开了一种基于异步物理层接口的PCIe接口芯片硬件验证方法,其实施步骤如下:1)构建具有标准PCI Express接口的FPGA硬件平台;2)在待验证的PCI Express接口芯片ASIC代码中的PCI Express软核与物理层之间插入用于匹配频率差的异步物理层接口;3)将待验证的PCI Express接口芯片ASIC代码迁移到FPGA硬件平台综合实现,并根据PCIExpress接口芯片被综合的最高频率设置降频PIPE接口的工作频率;4)使用测试程序通过FPGA硬件平台对PCI Express接口芯片的PCI Express软核和用户逻辑进行功能测试。本发明能够实现PCI Express接口芯片的降频硬件验证,具有兼容现有测试代码、实现简单方便、通用性好、资源占用率低的优点。
-
公开(公告)号:CN103150228A
公开(公告)日:2013-06-12
申请号:CN201310057006.8
申请日:2013-02-22
申请人: 中国人民解放军国防科学技术大学
发明人: 张建民 , 罗章 , 徐金波 , 董德尊 , 赖明澈 , 陆平静 , 黎铁军 , 王绍刚 , 徐炜遐 , 肖立权 , 庞征斌 , 王克非 , 夏军 , 童元满 , 陈虎 , 张峻 , 齐星云 , 王桂彬 , 常俊胜
摘要: 本发明公开了一种面向高速缓冲存储器的可综合伪随机验证方法及装置,方法步骤如下:1)建立数据镜像模块并初始化;2)生成伪随机数,构造访存控制数据信号并发送到高速缓冲存储器,同时启动超时计数器并在超时后报告超时错误;当收到高速缓冲存储器返回的读数据及其读识别号(ID)时,将返回的读数据和数据镜像模块比较,判断高速缓冲存储器的访问是否出错,同时判断是否发生读ID错、是否发生纠错码校验错;装置包括数据镜像模块、伪随机数产生器、约束指导测试激励生成模块和错误自动检查模块。本发明具有验证效率高、验证覆盖率高、验证质量好的优点。
-
公开(公告)号:CN105471749B
公开(公告)日:2018-06-26
申请号:CN201610040721.4
申请日:2016-01-21
申请人: 中国人民解放军国防科学技术大学
发明人: 董德尊 , 雷斐 , 廖湘科 , 肖立权 , 庞征斌 , 王克非 , 夏军 , 常俊胜 , 齐星云 , 张建民 , 徐金波 , 王绍刚 , 戴艺 , 罗章 , 赖明澈 , 黎渊 , 吴际 , 李存禄 , 杨文祥
IPC分类号: H04L12/751
摘要: 本发明公开了一种阶数灵活的低直径大规模互连网络拓扑结构及其路由方法,解决已有互连网络拓扑结构无法克服现有路由器工艺的缺点与不足的问题。技术方案是:整个拓扑由nq个超级路由节点按照n个簇、每个簇内q个超级路由节点、以Galaxy图的方式连接而成。每个超级路由节点中包含a个全互连的路由节点,每个超级路由节点引出ah条链路连接其它超级路由节点,n‑1条链路连接Galaxy图中其它簇的超级路由节点,(q‑δ)/2条链路连接同一个簇的其它超级路由节点。每个路由节点连接p个终端,引出a‑1条链路连接同一超级路由节点内的其它a‑1个路由节点,h条链路连接其它超级路由节点。本发明相比目前互连网络拓扑结构,具有低网络直径和灵活配置的优点,有效支持E级HPC系统。
-
公开(公告)号:CN104407992B
公开(公告)日:2017-04-05
申请号:CN201410782798.X
申请日:2014-12-17
申请人: 中国人民解放军国防科学技术大学
摘要: 本发明公开了一种基于双端口寄存器阵列的四端口存储器,目的是解决目前使用寄存器组或四端口寄存器阵列即四端口RA实现地址缓冲区时占用芯片面积大的问题。本发明技术方案是在双端口RA上增加空闲地址计数器、空闲地址写控制模块、空闲地址读控制模块、存储器读请求生成模块、存储器写请求生成模块、第一与门、第二与门、空闲地址交换寄存器读写控制模块、空闲地址交换寄存器、空闲地址选择模块、存储器写控制模块、存储器读控制模块、存储器输出数据选择模块。本发明采用双端口RA实现了四端口存储器,采用本发明作为多VC动态共享缓冲区中的地址缓冲区时可以节省存储器占用面积,从而减少芯片面积,避免布线拥塞。
-
公开(公告)号:CN105718393A
公开(公告)日:2016-06-29
申请号:CN201610045114.7
申请日:2016-01-23
申请人: 中国人民解放军国防科学技术大学
IPC分类号: G06F13/16
CPC分类号: G06F13/1615 , G06F13/1673 , G06F13/1689
摘要: 本发明公开了一种用于网络接口芯片的寄存器多源访问调度方法及装置,方法步骤如下:按源分类缓存寄存器访问请求;基于访问速度差异构建快/慢速寄存器访问环;采用双环并行调度策略,根据权重分配和访问地址把缓存的请求分配到快/慢速寄存器访问环;快/慢速寄存器访问环并行处理访问请求并返回寄存器访问应答。装置包括请求分类单元、请求分类缓存单元、快速访问调度模块、慢速访问调度模块、快速寄存器访问环、慢速寄存器访问环。本发明采用双环并行调度策略,实现了不同请求源的合理调度,满足不同请求源对访问速度的差异化需求,提供带内和带外相结合的多途径的配置及监控功能,且有利于后端的布局布线,具有良好的可扩展性。
-
公开(公告)号:CN103164314B
公开(公告)日:2014-02-19
申请号:CN201310057124.9
申请日:2013-02-22
申请人: 中国人民解放军国防科学技术大学
IPC分类号: G06F11/267
摘要: 本发明公开了一种基于异步物理层接口的PCIe接口芯片硬件验证方法,其实施步骤如下:1)构建具有标准PCI Express接口的FPGA硬件平台;2)在待验证的PCI Express接口芯片ASIC代码中的PCI Express软核与物理层之间插入用于匹配频率差的异步物理层接口;3)将待验证的PCI Express接口芯片ASIC代码迁移到FPGA硬件平台综合实现,并根据PCIExpress接口芯片被综合的最高频率设置降频PIPE接口的工作频率;4)使用测试程序通过FPGA硬件平台对PCI Express接口芯片的PCI Express软核和用户逻辑进行功能测试。本发明能够实现PCI Express接口芯片的降频硬件验证,具有兼容现有测试代码、实现简单方便、通用性好、资源占用率低的优点。
-
公开(公告)号:CN103107943A
公开(公告)日:2013-05-15
申请号:CN201310056980.2
申请日:2013-02-22
申请人: 中国人民解放军国防科学技术大学
发明人: 罗章 , 徐金波 , 董德尊 , 赖明澈 , 陆平静 , 王绍刚 , 徐炜遐 , 肖立权 , 庞征斌 , 王克非 , 夏军 , 童元满 , 陈虎 , 张峻 , 齐星云 , 王桂彬 , 常俊胜 , 张建民
IPC分类号: H04L12/721 , H04Q11/00
摘要: 本发明公开了一种用于无缓存光交换网络的自适应路由方法,步骤如下:1)源计算节点将信息存入待发送信息队列;2)计算节点赋予路由标记;3)计算节点监听其所连交换节点,当有空闲输出时将信息输出;4)交换节点对内输出端口有空闲则执行步骤5);否则执行步骤6);5)在空闲输出端口中选出所连节点与目标节点距离最小者;若所连节点是计算节点,则执行步骤6);否则任选最小距离端口输出,返回步骤4);6)输出到与目标节点端口号相同的节点,若忙则任选一空闲端口输出;7)若当前节点是目标节点,则接收数据;否则将数据转入该节点待发送信息队列,并返回执行步骤2)。本发明具有传输效率高、传输速度快、通用性好、适用范围广的优点。
-
-
-
-
-
-
-
-
-