一种支持大规模、全光互连的光交换机

    公开(公告)号:CN105681932B

    公开(公告)日:2018-10-02

    申请号:CN201610199688.X

    申请日:2016-03-31

    IPC分类号: H04Q11/00 H04B10/25

    摘要: 本发明公开了一种支持大规模、全光互连的光交换机,包括东西南北四个方向接口,每个方向有N个光纤接口,用于光交换机之间互连;还包括:(1)四个完全相同的掺铒光纤放大器(EDFA),(2)N+1个5:5光纤分束器(5:5splitter),(3)波分复用器(MUX),(4)解波分复用器(DEMUX),(5)光纤耦合器(Coupler),(6)2个N/2*1波长选择开关(WSS),2个N*1波长选择开关,(7)M个双向光纤接口(fiber),与ToR交换机通过光纤进行连接,(8)2(N‑2)个完全相同的1:N光纤分束器(1:N splitter),(9)控制端口(Console)。基于该光交换机组成的网络可以支持大规模数据中心ToR互连,能够在任意ToR之间建立点到点光链路,降低了网络传输延时,同时也提高了光交换网络的灵活性。

    基于异步物理层接口的PCIe接口芯片硬件验证方法

    公开(公告)号:CN103164314A

    公开(公告)日:2013-06-19

    申请号:CN201310057124.9

    申请日:2013-02-22

    IPC分类号: G06F11/267

    摘要: 本发明公开了一种基于异步物理层接口的PCIe接口芯片硬件验证方法,其实施步骤如下:1)构建具有标准PCI Express接口的FPGA硬件平台;2)在待验证的PCI Express接口芯片ASIC代码中的PCI Express软核与物理层之间插入用于匹配频率差的异步物理层接口;3)将待验证的PCI Express接口芯片ASIC代码迁移到FPGA硬件平台综合实现,并根据PCIExpress接口芯片被综合的最高频率设置降频PIPE接口的工作频率;4)使用测试程序通过FPGA硬件平台对PCI Express接口芯片的PCI Express软核和用户逻辑进行功能测试。本发明能够实现PCI Express接口芯片的降频硬件验证,具有兼容现有测试代码、实现简单方便、通用性好、资源占用率低的优点。

    基于异步物理层接口的PCIe接口芯片硬件验证方法

    公开(公告)号:CN103164314B

    公开(公告)日:2014-02-19

    申请号:CN201310057124.9

    申请日:2013-02-22

    IPC分类号: G06F11/267

    摘要: 本发明公开了一种基于异步物理层接口的PCIe接口芯片硬件验证方法,其实施步骤如下:1)构建具有标准PCI Express接口的FPGA硬件平台;2)在待验证的PCI Express接口芯片ASIC代码中的PCI Express软核与物理层之间插入用于匹配频率差的异步物理层接口;3)将待验证的PCI Express接口芯片ASIC代码迁移到FPGA硬件平台综合实现,并根据PCIExpress接口芯片被综合的最高频率设置降频PIPE接口的工作频率;4)使用测试程序通过FPGA硬件平台对PCI Express接口芯片的PCI Express软核和用户逻辑进行功能测试。本发明能够实现PCI Express接口芯片的降频硬件验证,具有兼容现有测试代码、实现简单方便、通用性好、资源占用率低的优点。