-
公开(公告)号:CN119519664A
公开(公告)日:2025-02-25
申请号:CN202411457209.0
申请日:2024-10-18
Applicant: 东南大学
Abstract: 本发明公开了一种基于多次增敏的温补时钟电路,使用多次增敏后的信号实现对温度的高精度感测,通过频率综合器温度补偿实现高稳定时钟信号。该温补时钟电路包括驱动电路、混频电路、分频电路、量化电路、温度补偿电路和频率综合器电路。所述的驱动电路驱动MEMS谐振器产生信号fa和fb,混频电路、分频电路和量化电路通过对信号fa和fb进行信号处理,得到高精度温度感测信号TDCout,温度补偿电路对TDCout信号进行数字标较产生温度补偿量TDCerror,频率综合器电路接收到TDCerror对信号fa温度补偿,产生高稳定信号fout。该温补时钟电路通过混频、分频和频率比操作得到多次增敏后的高敏感温度信号,实现高分辨力的温度感测用于温度补偿得到高稳定时钟。
-
公开(公告)号:CN114003541B
公开(公告)日:2025-01-10
申请号:CN202111293856.9
申请日:2021-11-03
Applicant: 东南大学
Abstract: 本发明公开了一种通用型IIC总线电路及其传输方法,包括:主机、多个IIC控制的外部器件、开漏电路、SDA线和SCL线,主机包括数字滤波模块、移位寄存器模块、地址锁存模块、时序控制模块、内部寄存器模块。时序控制模块,用于产生数据传输时的所需要的时序,通过在时序控制电路中加入一个计数器来简化时序,在外部的SDA线和SCL线加入数字滤波模块,用于滤除外部输入的杂波,可以更好的进行数据传输,通过在外部加入开漏电路调节传输速度。本发明结构和设计更简单,传输效率更高,可移植性更高,实现时芯片面积更小。
-
公开(公告)号:CN119129504A
公开(公告)日:2024-12-13
申请号:CN202411249213.8
申请日:2024-09-06
Applicant: 东南大学
IPC: G06F30/367
Abstract: 本发明公开了一种基于受控源的MEMS器件建模方法,属于器件等效电学建模领域。包括R‑L‑C谐振建模、输入输出端口阻抗‑频率特性建模和阻抗衰减补偿放大器。R‑L‑C谐振部分针对MEMS器件频率响应特性建模,输入输出端口阻抗‑频率特性建模主要使用R‑C无源网络,由于无源网络存在衰减,需要额外放大器作衰减补偿,受控源可以很好的模拟MEMS器件的换能特性与耦合结构。与已有的R‑L‑C串联模型或基于变压器的MEMS器件建模方法相比,本发明的建模方法S参数与实物更吻合、模型参数设计更便捷、电路仿真兼容性更强,更利于MEMS器件所需驱动电路的设计。
-
公开(公告)号:CN118311504A
公开(公告)日:2024-07-09
申请号:CN202410421860.6
申请日:2024-04-09
Applicant: 东南大学
IPC: G01S7/292 , G01S7/36 , G06F18/214 , G06F18/10 , G06F18/213
Abstract: 本发明是一种基于并行降噪自编码器的辐射源分选方法,其方案为:生成对原始辐射源TOA数据集,并添加一定的测量误差干扰;对原始数据进行预处理,将TOA数据编码为二进制数据,划分训练数据集和测试数据集;添加丢失脉冲干扰和虚假脉冲干扰,叠加测试数据;构建并行降噪自编码器的雷达辐射源分选网络模型;使用训练数据集,按照设定的参数对网络进行训练,得到成功收敛的并行降噪自编码器网络模型;使用测试数据集对已经训练好的网络进行测试。本发明在高误差影响下能有效提取数据的PRI特征,保持较高的分选精确性,面对多种类型的数据的分选任务保持较好的鲁棒性,能够适应复杂环境中多种类型信号的分选任务。
-
公开(公告)号:CN114513207A
公开(公告)日:2022-05-17
申请号:CN202210086894.5
申请日:2022-01-25
Applicant: 东南大学
IPC: H03L7/185
Abstract: 本发明公开了一种带有二次谐波增强次谐振腔的注入锁定三分频电路,包括:两对互补交叉耦合对管,注入锁定电路、第一输出缓冲电路、第二输出缓冲电路、第一主开关电容阵列、第二开关电容阵列、第三开关电容阵列;由两对互补交叉耦合对管和主谐振腔构成振荡器,在主谐振腔中加入二次谐波增强电感,增强反馈信号中二次谐波的成分;注入锁定电路由差分注入电路和二次谐波增强次级谐振腔构成,提高了注入信号与反馈信号二次谐波的混频效率;本发明采用开关电容阵列调谐的方法,同时改变主次谐振腔的谐振频率,从而进一步提高分频器的分频范围。本发明同已有的注入锁定三分频器技术相比,可实现更宽的锁定范围,且不会增加芯片面积和直流功耗。
-
公开(公告)号:CN113835332A
公开(公告)日:2021-12-24
申请号:CN202111147913.2
申请日:2021-09-29
Applicant: 东南大学
IPC: G04F10/00
Abstract: 本发明公开了一种高分辨率的两级时间数字转换器及转换方法,时间数字转换器包括抽头延迟链模块、粗精接口电路模块、游标卡尺型延迟链模块和编码电路模块。抽头延迟链模块和游标卡尺型延迟链模块用于对反馈信号和参考时钟信号的误差进行量化;粗精接口电路模块对抽头延迟链模块的量化结果作出选择,再传输给游标卡尺型延迟链模块,减小由第一级时间数字转换器传递至第二级时间数字转换器的延迟误差,使两级时间数字转换器的量化结果更精确;编码电路模块,通过全数字逻辑电路将延迟链输出转换成为二进制输出。本发明结构和设计简单,具有抽头延迟链较宽的动态范围和游标卡尺型延迟链较高的分辨率两种优点,且芯片面积较小、速率快。
-
-
公开(公告)号:CN114513207B
公开(公告)日:2024-06-28
申请号:CN202210086894.5
申请日:2022-01-25
Applicant: 东南大学
IPC: H03L7/185
Abstract: 本发明公开了一种带有二次谐波增强次谐振腔的注入锁定三分频电路,包括:两对互补交叉耦合对管,注入锁定电路、第一输出缓冲电路、第二输出缓冲电路、第一主开关电容阵列、第二开关电容阵列、第三开关电容阵列;由两对互补交叉耦合对管和主谐振腔构成振荡器,在主谐振腔中加入二次谐波增强电感,增强反馈信号中二次谐波的成分;注入锁定电路由差分注入电路和二次谐波增强次级谐振腔构成,提高了注入信号与反馈信号二次谐波的混频效率;本发明采用开关电容阵列调谐的方法,同时改变主次谐振腔的谐振频率,从而进一步提高分频器的分频范围。本发明同已有的注入锁定三分频器技术相比,可实现更宽的锁定范围,且不会增加芯片面积和直流功耗。
-
公开(公告)号:CN113067550B
公开(公告)日:2024-01-26
申请号:CN202110276269.2
申请日:2021-03-15
Applicant: 东南大学
IPC: H03B5/12
Abstract: 本发明公开了一种毫米波宽带数控振荡器,包括LC谐振腔和负阻电路。LC谐振腔采用电感调谐和电容调谐协同工作的宽带调谐机制,其中,电感调谐采用基于互感开关的片上变压器结构;电容调谐分为三级:电容粗调电路、电容中调电路及电容精调电路,其中,电容粗调电路由开关电容阵列构成;电容中调电路及电容精调电路均由离散电压控制可变电容构成,不需引入开关。与已有的毫米波宽带数控振荡器技术相比,本发明实现的毫米波数控振荡器的带宽更大、寄生电容更小、芯片面积更小,更利于数字锁相环的片内集成,极大节省了整个数字锁相环芯片面积。
-
公开(公告)号:CN117055677A
公开(公告)日:2023-11-14
申请号:CN202311261937.X
申请日:2023-09-27
Applicant: 东南大学
IPC: G05F1/56
Abstract: 本发明公开了一种快速响应的三环LDO电路结构,包括运算放大器电路、电流偏置电路、控制电压产生电路、翻转电压跟随器。翻转电压跟随器包括超级源跟随器、推挽输出级、快速负反馈环路。该结构充分利用了推挽输出结构栅电压共同降低的特性,大幅度提升了抽拉电流的能力,同时通过增加额外的增益级,提升了低频时的电源噪声抑制比。此外,本结构由于采用了超级源跟随器结构,通过负反馈降低节点阻抗,有效提高了环路稳定性。
-
-
-
-
-
-
-
-
-