基板处理方法
    2.
    发明授权

    公开(公告)号:CN101770946B

    公开(公告)日:2013-02-27

    申请号:CN200910265524.2

    申请日:2009-12-25

    CPC classification number: H01L21/3065 H01L21/30655 H01L21/3085

    Abstract: 本发明提供一种基板处理方法,能够提高硅层相对于作为掩模层的氧化膜层的蚀刻选择比。将包括作为掩模层的SiO2层(62)和作为处理对象层的硅层(61)的晶片W搬入到处理模块(25)的腔室(42)内,利用由NF3气体、HBr气体、O2气体和SiCl4气体的混合气体生成的等离子体,使沉积物(65)堆积在SiO2层(62)表面,以确保作为掩模层的层厚,并且对硅层(61)进行蚀刻。

    处理方法和基板处理装置

    公开(公告)号:CN111162006A

    公开(公告)日:2020-05-15

    申请号:CN201911082523.4

    申请日:2019-11-07

    Abstract: 本发明提供一种抑制掩模图案的偏差的处理方法和基板处理装置。所述处理方法具有:第一工序,在被蚀刻膜上使沉积物沉积于图案化的掩模层;以及第二工序,去除所述掩模层的一部分和所述沉积物的一部分中的至少任一方,在该处理方法中,将所述第一工序和所述第二工序重复一次以上,使所述掩模层的图案的侧面的锥角成为期望的角度。

    基板处理方法
    6.
    发明公开

    公开(公告)号:CN101770946A

    公开(公告)日:2010-07-07

    申请号:CN200910265524.2

    申请日:2009-12-25

    CPC classification number: H01L21/3065 H01L21/30655 H01L21/3085

    Abstract: 本发明提供一种基板处理方法,能够提高硅层相对于作为掩模层的氧化膜层的蚀刻选择比。将包括作为掩模层的SiO2层(62)和作为处理对象层的硅层(61)的晶片W搬入到处理模块(25)的腔室(42)内,利用由NF3气体、HBr气体、O2气体和SiCl4气体的混合气体生成的等离子体,使沉积物(65)堆积在SiO2层(62)表面,以确保作为掩模层的层厚,并且对硅层(61)进行蚀刻。

    处理方法和基板处理装置

    公开(公告)号:CN111162006B

    公开(公告)日:2024-07-30

    申请号:CN201911082523.4

    申请日:2019-11-07

    Abstract: 本发明提供一种抑制掩模图案的偏差的处理方法和基板处理装置。所述处理方法具有:第一工序,在被蚀刻膜上使沉积物沉积于图案化的掩模层;以及第二工序,去除所述掩模层的一部分和所述沉积物的一部分中的至少任一方,在该处理方法中,将所述第一工序和所述第二工序重复一次以上,使所述掩模层的图案的侧面的锥角成为期望的角度。

    蚀刻方法
    8.
    发明授权

    公开(公告)号:CN110010466B

    公开(公告)日:2023-07-11

    申请号:CN201910008656.0

    申请日:2019-01-04

    Abstract: 本公开涉及蚀刻方法。一个实施方式的蚀刻方法应用于具有第一膜~第三膜的基板。第三膜设置在基底区域上,第二膜设置在第三膜上,第一膜设置在第二膜上。第二膜包含硅和氮。对第一膜~第三膜依次进行蚀刻。在对第一膜~第三膜进行的蚀刻中,使用含氟和氢的处理气体的等离子体。至少在对第二膜进行的蚀刻中,将基板的温度设定为20℃以下的温度。

    蚀刻方法
    9.
    发明公开

    公开(公告)号:CN110010466A

    公开(公告)日:2019-07-12

    申请号:CN201910008656.0

    申请日:2019-01-04

    Abstract: 本公开涉及蚀刻方法。一个实施方式的蚀刻方法应用于具有第一膜~第三膜的基板。第三膜设置在基底区域上,第二膜设置在第三膜上,第一膜设置在第二膜上。第二膜包含硅和氮。对第一膜~第三膜依次进行蚀刻。在对第一膜~第三膜进行的蚀刻中,使用含氟和氢的处理气体的等离子体。至少在对第二膜进行的蚀刻中,将基板的温度设定为20℃以下的温度。

Patent Agency Ranking