基于FPGA的优化速率匹配方法及系统

    公开(公告)号:CN114422085B

    公开(公告)日:2023-09-15

    申请号:CN202210069145.1

    申请日:2022-01-21

    Applicant: 上海大学

    Abstract: 一种基于FPGA的优化速率匹配方法及系统,根据Turbo编码后得到的比特流,分别生成系统比特、第一、第二校验比特,在输出数据时参考速率匹配的具体规则对应进行地址转换并从各交织矩阵中读取数据后以串行方式输出结果。本发明针对FPGA的特点进行速率匹配方式的优化,并在FPGA上实现并进一步优化,显著减少了数据搬移次数,降低了计算消耗的时间和存储空间。

    支持sidelink通信盲检测的FPGA实现方法及系统

    公开(公告)号:CN113612583B

    公开(公告)日:2022-11-25

    申请号:CN202110938915.7

    申请日:2021-08-16

    Applicant: 上海大学

    Abstract: 一种支持sidelink通信盲检测的FPGA实现方法及系统,根据接收信号的导频构建活跃PSCCH候选的短列表并通过预滤波缩小潜在的PSCCH候选名单,经能量检测后,终端设备(UE)根据潜在位置指标R(m)大于预定义的阈值来判断PSCCH候选名单中DMRS是否传输,并对已检测到DMRS的活跃PSCCH候选集进行PSCCH解码。本发明利用解调参考信号(DMRS)的特异性,排除未传输数据的无效位置,以此来提高盲检测效率,降低能耗;同时通过在FPGA上基于联合能量检测与信道估计结构,同时实现两种算法的功能,避免多余的硬件资源开销。

    支持sidelink通信盲检测的FPGA实现方法及系统

    公开(公告)号:CN113612583A

    公开(公告)日:2021-11-05

    申请号:CN202110938915.7

    申请日:2021-08-16

    Applicant: 上海大学

    Abstract: 一种支持sidelink通信盲检测的FPGA实现方法及系统,根据接收信号的导频构建活跃PSCCH候选的短列表并通过预滤波缩小潜在的PSCCH候选名单,经能量检测后,终端设备(UE)根据潜在位置指标R(m)大于预定义的阈值来判断PSCCH候选名单中DMRS是否传输,并对已检测到DMRS的活跃PSCCH候选集进行PSCCH解码。本发明利用解调参考信号(DMRS)的特异性,排除未传输数据的无效位置,以此来提高盲检测效率,降低能耗;同时通过在FPGA上基于联合能量检测与信道估计结构,同时实现两种算法的功能,避免多余的硬件资源开销。

    基于FPGA的优化速率匹配方法及系统

    公开(公告)号:CN114422085A

    公开(公告)日:2022-04-29

    申请号:CN202210069145.1

    申请日:2022-01-21

    Applicant: 上海大学

    Abstract: 一种基于FPGA的优化速率匹配方法及系统,根据Turbo编码后得到的比特流,分别生成系统比特、第一、第二校验比特,在输出数据时参考速率匹配的具体规则对应进行地址转换并从各交织矩阵中读取数据后以串行方式输出结果。本发明针对FPGA的特点进行速率匹配方式的优化,并在FPGA上实现并进一步优化,显著减少了数据搬移次数,降低了计算消耗的时间和存储空间。

Patent Agency Ranking