半导体装置
    2.
    发明授权

    公开(公告)号:CN101950742B

    公开(公告)日:2012-09-19

    申请号:CN201010212349.3

    申请日:2010-06-28

    Inventor: 新井启之

    CPC classification number: H01L23/5256 H01L22/34 H01L2924/0002 H01L2924/00

    Abstract: 本发明提供一种半导体装置。在利用IC测试仪确认熔丝的熔断情况时,由于只进行电测量,因此无法测量该熔断面之间的间隙。在因熔断布线时施加应力的偏差等因素导致熔断面间隙很小的情况下,存在熔断面因受到温度应力、复原力(回复至原来连接状态的力)等的作用而重新结合等可靠性方面的问题。本发明的半导体装置包括:熔丝,通过对该熔丝通以额定电流以上的电流,能够使该熔丝的导体部分熔断;第1监控布线以及第2监控布线,其用于监控上述导体部分的熔断情况,该半导体装置的上述第1监控布线以及第2监控布线在自上述导体部分中央部离开一定距离的位置上与该导体部分相连。

    半导体装置
    3.
    发明公开

    公开(公告)号:CN101950742A

    公开(公告)日:2011-01-19

    申请号:CN201010212349.3

    申请日:2010-06-28

    Inventor: 新井启之

    CPC classification number: H01L23/5256 H01L22/34 H01L2924/0002 H01L2924/00

    Abstract: 本发明提供一种半导体装置。在利用IC测试仪确认熔丝的熔断情况时,由于只进行电测量,因此无法测量该熔断面之间的间隙。在因熔断布线时施加应力的偏差等因素导致熔断面间隙很小的情况下,存在熔断面因受到温度应力、复原力(回复至原来连接状态的力)等的作用而重新结合等可靠性方面的问题。本发明的半导体装置包括:熔丝,通过对该熔丝通以额定电流以上的电流,能够使该熔丝的导体部分熔断;第1监控布线以及第2监控布线,其用于监控上述导体部分的熔断情况,该半导体装置的上述第1监控布线以及第2监控布线在自上述导体部分中央部离开一定距离的位置上与该导体部分相连。

    串行数据输入系统
    5.
    发明授权

    公开(公告)号:CN100465854C

    公开(公告)日:2009-03-04

    申请号:CN200610142107.5

    申请日:2006-09-30

    CPC classification number: G11C7/02 G11C7/1036 G11C7/1078 G11C7/1087

    Abstract: 本发明提供一种串行数据输入系统,能够抑制消耗电流的增加以及电源噪声的增加,并且,能够容易地实施时钟偏移的防止对策。包括:移位寄存器(31),其对被串行传输的显示数据与时钟(SCL)同步进行移位;数据输入时钟计数器(40),其对时钟(SCL)进行计数,在该计数次数变为(8、16、24)时,输出对应的时钟计数信号(BIT8、BIT16、BIT24);和寄存器(32A、32B、32C),其根据时钟计数信号(BIT8、BIT16、BIT24),并行地一并存储在移位寄存器(31)中所保持的数据。

    串行数据输入系统
    6.
    发明公开

    公开(公告)号:CN1945489A

    公开(公告)日:2007-04-11

    申请号:CN200610142107.5

    申请日:2006-09-30

    CPC classification number: G11C7/02 G11C7/1036 G11C7/1078 G11C7/1087

    Abstract: 本发明提供一种串行数据输入系统,能够抑制消耗电流的增加以及电源噪声的增加,并且,能够容易地实施时钟偏移的防止对策。包括:移位寄存器(31),其对被串行传输的显示数据与时钟(SCL)同步进行移位;数据输入时钟计数器(40),其对时钟(SCL)进行计数,在该计数次数变为(8、16、24)时,输出对应的时钟计数信号(BIT8、BIT16、BIT24);和寄存器(32A、32B、32C),其根据时钟计数信号(BIT8、BIT16、BIT24),并行地一并存储在移位寄存器(31)中所保持的数据。

    荧光显示管驱动电路
    7.
    发明公开

    公开(公告)号:CN1534570A

    公开(公告)日:2004-10-06

    申请号:CN200410028744.0

    申请日:2004-03-15

    Abstract: 一种荧光显示管驱动电路,其特征在于:是一种对具有灯丝、栅极和分段电极的荧光显示管的荧光显示管驱动电路,具备有脉冲驱动上述栅极的栅极驱动单元、脉冲驱动上述分段电极的分段电极驱动单元、可调节上述栅极驱动单元的输出的占空比的第1控制单元和可调节上述分段电极驱动单元的输出的占空比的第2控制单元,还具备有用于选择上述第1控制单元或上述第2控制单元的至少其中一方的选择单元。

    频率修正电路
    8.
    发明公开

    公开(公告)号:CN1734390A

    公开(公告)日:2006-02-15

    申请号:CN200510083667.3

    申请日:2005-07-12

    CPC classification number: H03K3/0231 H03K2005/00084

    Abstract: 本发明提供一种频率修正电路,其即使由于外部干扰而使迅速移动功能电路的频率修正数据变化,也可以稳定维持振荡频率。频率修正电路包括:复位信号产生电路(24);根据锁存时钟ZCLK,锁存保持第一迅速移动功能电路(21)和第二迅速移动功能电路(22)分别产生的频率修正数据ZP1、ZP2的频率修正数据锁存电路(25);产生锁存时钟ZCLK的锁存时钟产生电路(26)。复位信号产生电路(24)生成:同步于接口电路(27)所产生的启动信号EN的上升沿的周期性复位信号ZRES。锁存时钟产生电路(26)生成:同步于启动信号EN的下降沿的锁存时钟ZCLK。

    接口电路及其时钟输出法、数据处理电路及系统

    公开(公告)号:CN1983104B

    公开(公告)日:2013-02-27

    申请号:CN200610172356.9

    申请日:2004-09-17

    CPC classification number: G06F1/04

    Abstract: 本发明提供一种接口电路、数据处理电路、数据处理系统、集成电路、接口电路的时钟输出方法。本发明的接口电路,其中根据用来输出时钟和数据的控制信号从一方电平变为另一电平,对与时钟同步、串行输入数据的数据寄存器输出所述时钟和所述数据,其特征在于,该接口电路包括:时钟输出机构,其检测所述控制信号从一方电平变为另一电平时的所述时钟的电平,在检测出所述时钟的一方电平时,直接向所述数据寄存器输出所述时钟,在检测出所述时钟的另一电平时,向所述数据寄存器输出从另一个电平向一方电平变化后的所述时钟。

    真空荧光显示器的驱动电路

    公开(公告)号:CN100375136C

    公开(公告)日:2008-03-12

    申请号:CN200410033208.X

    申请日:2004-03-26

    CPC classification number: G09G3/22 G09G2330/08

    Abstract: 公开了一种真空荧光显示器的驱动电路,以脉冲电压脉冲驱动所述真空荧光显示器的灯丝。所述驱动电路包括:检测单元,用于检测脉冲电压电平被固定,所述检测单元输出表示检测结果的检测信号。优选地,所述驱动电路包括控制单元,用于控制所述灯丝驱动单元、所述栅格驱动单元和所述分段驱动单元的输出中的至少一个输出,以便根据所述检测信号,终止对所述灯丝、所述栅格电极和所述分段电极中的至少一个的驱动。

Patent Agency Ranking