频率修正电路
    2.
    发明公开

    公开(公告)号:CN1734390A

    公开(公告)日:2006-02-15

    申请号:CN200510083667.3

    申请日:2005-07-12

    CPC classification number: H03K3/0231 H03K2005/00084

    Abstract: 本发明提供一种频率修正电路,其即使由于外部干扰而使迅速移动功能电路的频率修正数据变化,也可以稳定维持振荡频率。频率修正电路包括:复位信号产生电路(24);根据锁存时钟ZCLK,锁存保持第一迅速移动功能电路(21)和第二迅速移动功能电路(22)分别产生的频率修正数据ZP1、ZP2的频率修正数据锁存电路(25);产生锁存时钟ZCLK的锁存时钟产生电路(26)。复位信号产生电路(24)生成:同步于接口电路(27)所产生的启动信号EN的上升沿的周期性复位信号ZRES。锁存时钟产生电路(26)生成:同步于启动信号EN的下降沿的锁存时钟ZCLK。

    接口电路及其时钟输出法、数据处理电路及系统

    公开(公告)号:CN1983104B

    公开(公告)日:2013-02-27

    申请号:CN200610172356.9

    申请日:2004-09-17

    CPC classification number: G06F1/04

    Abstract: 本发明提供一种接口电路、数据处理电路、数据处理系统、集成电路、接口电路的时钟输出方法。本发明的接口电路,其中根据用来输出时钟和数据的控制信号从一方电平变为另一电平,对与时钟同步、串行输入数据的数据寄存器输出所述时钟和所述数据,其特征在于,该接口电路包括:时钟输出机构,其检测所述控制信号从一方电平变为另一电平时的所述时钟的电平,在检测出所述时钟的一方电平时,直接向所述数据寄存器输出所述时钟,在检测出所述时钟的另一电平时,向所述数据寄存器输出从另一个电平向一方电平变化后的所述时钟。

    真空荧光显示器的驱动电路

    公开(公告)号:CN100375136C

    公开(公告)日:2008-03-12

    申请号:CN200410033208.X

    申请日:2004-03-26

    CPC classification number: G09G3/22 G09G2330/08

    Abstract: 公开了一种真空荧光显示器的驱动电路,以脉冲电压脉冲驱动所述真空荧光显示器的灯丝。所述驱动电路包括:检测单元,用于检测脉冲电压电平被固定,所述检测单元输出表示检测结果的检测信号。优选地,所述驱动电路包括控制单元,用于控制所述灯丝驱动单元、所述栅格驱动单元和所述分段驱动单元的输出中的至少一个输出,以便根据所述检测信号,终止对所述灯丝、所述栅格电极和所述分段电极中的至少一个的驱动。

    频率修正电路
    5.
    发明授权

    公开(公告)号:CN100353280C

    公开(公告)日:2007-12-05

    申请号:CN200510083667.3

    申请日:2005-07-12

    CPC classification number: H03K3/0231 H03K2005/00084

    Abstract: 本发明提供一种频率修正电路,其即使由于外部干扰而使快速切换电路的频率修正数据变化,也可以稳定维持振荡频率。频率修正电路包括:复位信号产生电路(24);根据锁存时钟ZCLK,锁存保存第一快速切换电路(21)和第二快速切换电路(22)分别产生的频率修正数据ZP1、ZP2的频率修正数据锁存电路(25);产生锁存时钟ZCLK的锁存时钟产生电路(26)。复位信号产生电路(24)生成:同步于接口电路(27)所产生的启动信号EN的上升沿的周期性复位信号ZRES。锁存时钟产生电路(26)生成:同步于启动信号EN的下降沿的锁存时钟ZCLK。

    接口电路及其时钟输出法、数据处理电路及系统

    公开(公告)号:CN1598738A

    公开(公告)日:2005-03-23

    申请号:CN200410079724.6

    申请日:2004-09-17

    CPC classification number: G06F1/04

    Abstract: 本发明提供一种接口电路、数据处理电路、数据处理系统、集成电路、接口电路的时钟输出方法。本发明的接口电路,其中根据输出时钟和数据用的控制信号从一方电平变为另一个电平,而对同步于时钟且串行输入数据的数据寄存器,输出所述时钟和所述数据,其特征在于,包括时钟数据机构,其检测所述控制信号从一方电平变为另一电平时的所述时钟的电平,并向所述数据寄存器输出与所述数据的比特数数目相同的所述时钟。

    荧光显示管驱动电路
    8.
    发明授权

    公开(公告)号:CN100421139C

    公开(公告)日:2008-09-24

    申请号:CN200410028744.0

    申请日:2004-03-15

    Abstract: 一种荧光显示管驱动电路,其特征在于:是一种对具有灯丝、栅极和分段电极的荧光显示管的荧光显示管驱动电路,具备有脉冲驱动上述栅极的栅极驱动单元、脉冲驱动上述分段电极的分段电极驱动单元、可调节上述栅极驱动单元的输出的占空比的第1控制单元和可调节上述分段电极驱动单元的输出的占空比的第2控制单元,还具备有用于选择上述第1控制单元或上述第2控制单元的至少其中一方的选择单元。

    真空荧光显示器的驱动电路

    公开(公告)号:CN100392712C

    公开(公告)日:2008-06-04

    申请号:CN200410008568.4

    申请日:2004-03-24

    Abstract: 公开了一种用于具有灯丝、栅格电极和分段电极的真空荧光显示器的驱动电路,所述驱动电路包括:灯丝驱动单元,用于驱动灯丝;栅格驱动单元,用于对栅格电极进行脉冲驱动;以及分段驱动单元,用于对分段电极进行脉冲驱动,其中驱动电路包括控制单元,用于以预定的定时使灯丝驱动单元的输出有效或无效,其中在使灯丝驱动单元的输出无效的情况下,在到达由栅格驱动单元和分段驱动单元分别对栅格电极和分段电极进行驱动的电压中的至少一个的、短于预定时间段的时间段TW内,控制单元使灯丝驱动电路的输出无效。

    接口电路以及数据处理电路

    公开(公告)号:CN100349100C

    公开(公告)日:2007-11-14

    申请号:CN200410079724.6

    申请日:2004-09-17

    CPC classification number: G06F1/04

    Abstract: 本发明提供一种接口电路、数据处理电路、数据处理系统、集成电路、接口电路的时钟输出方法。本发明的接口电路,其中根据输出时钟和数据用的控制信号从一方电平变为另一个电平,而对同步于时钟且串行输入数据的数据寄存器,输出所述时钟和所述数据,其特征在于,包括时钟数据机构,其检测所述控制信号从一方电平变为另一电平时的所述时钟的电平,并向所述数据寄存器输出与所述数据的比特数数目相同的所述时钟。

Patent Agency Ranking