-
公开(公告)号:CN101123109A
公开(公告)日:2008-02-13
申请号:CN200710110329.3
申请日:2007-06-13
CPC classification number: H04N5/85 , G11B20/00086 , G11B20/0021 , G11B20/00492 , G11B20/00557 , G11B20/10527 , G11B20/18 , G11B2020/1062 , G11B2020/10685 , G11B2020/10759 , G11B2020/10796 , G11B2020/1265 , H04N5/91
Abstract: 本发明提供一种光盘信号处理电路,其中包括:读数据输入部,其将从光盘读出的实施了加扰处理后的读数据写入到缓冲存储器中;纠错处理部,其对从所述缓冲存储器读出的所述读数据实施基于纠错码进行纠错的纠错处理,并将实施了所述纠错处理后的读数据写入到所述缓冲存储器中;和外部设备接口部,其从所述缓冲存储器读出实施了所述纠错处理后的所述读数据,对其实施解扰处理,并将实施了所述解扰处理后的读数据发送到外部设备;该光盘信号处理电路还具有存储器复制处理部,其从所述缓冲存储器读出所述读数据,对其实施所述解扰处理,并将实施了所述解扰处理后的读数据写入到所述缓冲存储器中。由此,可适当进行光盘记录或再生处理时间的缩短化。
-
公开(公告)号:CN1700333A
公开(公告)日:2005-11-23
申请号:CN200510073919.4
申请日:2005-05-23
Applicant: 三洋电机株式会社
CPC classification number: G11B20/1833 , G11B20/1866 , G11B2020/184
Abstract: 提供一种数据编码电路,即使通过减少访问存储器的访问次数,在低运行时钟频率的存储器的情况下也能保证记录操作具有实时性,同时减小功率消耗和存储器成本。在写入存储器(101)之前,来自主机的数据被输入EDC运算电路(110)和扰码运算电路(111)被处理,PI运算电路(104)和PO运算电路(105)把纠错码加入到由扰码运算电路(111)写入存储器(101)的数据中。因此,有可能省略当数据被从主机写入存储器时存储器的访问及当数据被从存储器读到EDC运算单元时存储器的访问,从而有可能减少存储器的运行时钟频率。
-
公开(公告)号:CN100386800C
公开(公告)日:2008-05-07
申请号:CN200510116288.X
申请日:2005-11-04
Applicant: 三洋电机株式会社
CPC classification number: G11B7/004 , G11B7/1267
Abstract: 本发明提供一种更详细地实施用于抖动特性评价的分析的光盘装置。在将激光照射到光盘,接收根据记录在上述光盘上的标记而变化的上述激光的反射光,根据上述反射光的光量所对应的再生信号来进行上述光盘评价的光盘装置中,具有:根据上述再生信号的2值化信号中的各上升沿及下降沿的第1定时,和对上述2值化信号进行相位跟踪的同步时钟信号中的上升沿或下降沿的第2定时之间的相位大致一致的关系,测量上述第1定时和以该第2定时为基准、偏离了上述同步时钟信号的规定相位的上述同步时钟信号的第3定时之间的相位差的测量电路。
-
公开(公告)号:CN100339833C
公开(公告)日:2007-09-26
申请号:CN200510070227.4
申请日:2005-05-11
Applicant: 三洋电机株式会社
CPC classification number: G11B20/1866 , G11B20/1833 , G11B2020/184
Abstract: 提出了一种数据编码电路。在将数据写入存储器之前,由EDC算法操作电路和加扰算法操作电路对来自主机的数据进行处理,并写入存储器。接着,在PO算法操作电路处执行PO方向的纠错编码,并将获得的PO码添加到要写入存储器的相应数据。之后,按照PI方向、从存储器向PI算法操作电路逐行读取数据。将PI码添加到数据,并将数据顺序输出到调制电路。因此,能够忽略当从主机将数据写入存储器时的存储器访问、当从存储器向EDC算法操作电路读取数据时的存储器访问、当从存储器向调制电路读取数据时的存储器访问和当PI算法操作电路将纠错码写入存储器时的存储器访问。结果,能够极大地降低存储器的操作时钟频率。
-
公开(公告)号:CN1700179A
公开(公告)日:2005-11-23
申请号:CN200510072645.7
申请日:2005-05-17
Applicant: 三洋电机株式会社
CPC classification number: G11B20/1833
Abstract: 提出了一种数据编码电路,能够通过减少访问存储器的次数,甚至在低操作时钟频率的存储器中,确保记录操作的实时性,并同时降低功率消耗和存储器成本。在PI方向的纠错编码之前,在PO算法操作电路(105)执行PO方向的纠错编码,并将获得的PO码添加到相应数据上,并写入存储器(101)。之后,按照PI方向、从存储器(101)向PI算法操作电路(110)逐行读取数据,并将数据顺序输出到调制电路(200)。因此,能够忽略当从存储器(101)向调制电路(200)读取数据时的存储器访问和当PI算法操作电路将纠错码写入存储器时的存储器访问。结果,能够降低存储器的操作时钟频率。
-
公开(公告)号:CN1790492A
公开(公告)日:2006-06-21
申请号:CN200510116288.X
申请日:2005-11-04
Applicant: 三洋电机株式会社
CPC classification number: G11B7/004 , G11B7/1267
Abstract: 本发明提供一种更详细地实施用于抖动特性评价的分析的光盘装置。在将激光照射到光盘,接收根据记录在上述光盘上的标记而变化的上述激光的反射光,根据上述反射光的光量所对应的再生信号来进行上述光盘评价的光盘装置中,具有:根据上述再生信号的2值化信号中的各上升沿及下降沿的第1定时,和对上述2值化信号进行相位跟踪的同步时钟信号中的上升沿或下降沿的第2定时之间的相位大致一致的关系,测量上述第1定时和以该第2定时为基准、偏离了上述同步时钟信号的规定相位的上述同步时钟信号的第3定时之间的相位差的测量电路。
-
公开(公告)号:CN1667710A
公开(公告)日:2005-09-14
申请号:CN200510052944.4
申请日:2005-03-02
Applicant: 三洋电机株式会社
CPC classification number: G11B20/10398 , G11B20/10009 , G11B20/10222 , G11B20/1024 , G11B20/10407 , G11B20/1816 , G11B2020/1461 , G11B2220/2537
Abstract: 本发明提供一种可以消除EFM/EFM Plus时钟期间的测定数据的遗漏,正确评价跳动的光盘记录再生装置和光盘评价方法。从二进制电路(4)向计数器(11)连续取入EFM信号。计数器(11)在EFM信号极性每改变一次时使计数值复位,以比EFM信号还高频的计数器时钟来计数EFM信号的每一个EFM时钟期间,按顺序将计数值转送到FIFO(12)。FIFO(12)将转送来的每一个计数值暂时存储,并在每次存储规定数的计数值时,将规定数的计数值总括写入到缓冲器RAM。
-
公开(公告)号:CN100342345C
公开(公告)日:2007-10-10
申请号:CN200510072645.7
申请日:2005-05-17
Applicant: 三洋电机株式会社
CPC classification number: G11B20/1833
Abstract: 提出了一种数据编码电路,能够通过减少访问存储器的次数,甚至在低操作时钟频率的存储器中,确保记录操作的实时性,并同时降低功率消耗和存储器成本。在PI方向的纠错编码之前,在PO算法操作电路(105)执行PO方向的纠错编码,并将获得的PO码添加到相应数据上,并写入存储器(101)。之后,按照PI方向、从存储器(101)向PI算法操作电路(110)逐行读取数据,并将数据顺序输出到调制电路(200)。因此,能够忽略当从存储器(101)向调制电路(200)读取数据时的存储器访问和当PI算法操作电路将纠错码写入存储器时的存储器访问。结果,能够降低存储器的操作时钟频率。
-
公开(公告)号:CN1308930C
公开(公告)日:2007-04-04
申请号:CN200510052944.4
申请日:2005-03-02
Applicant: 三洋电机株式会社
CPC classification number: G11B20/10398 , G11B20/10009 , G11B20/10222 , G11B20/1024 , G11B20/10407 , G11B20/1816 , G11B2020/1461 , G11B2220/2537
Abstract: 本发明提供一种可以消除EFM/EFM Plus时钟期间的测定数据的遗漏,正确评价跳动的光盘记录再生装置和光盘评价方法。从二进制电路(4)向计数器(11)连续取入EFM信号。计数器(11)在EFM信号极性每改变一次时使计数值复位,以比EFM信号还高频的计数器时钟来计数EFM信号的每一个EFM时钟期间,按顺序将计数值转送到FIFO(12)。FIFO(12)将转送来的每一个计数值暂时存储,并在每次存储规定数的计数值时,将规定数的计数值总括写入到缓冲器RAM。
-
公开(公告)号:CN1783310A
公开(公告)日:2006-06-07
申请号:CN200510116443.8
申请日:2005-10-21
Applicant: 三洋电机株式会社
CPC classification number: G11B20/1426 , G11B20/10009 , G11B20/10222 , G11B20/1403 , G11B2020/1461
Abstract: 本发明提供一种适合提高抖动特性的评价精度的光盘装置和光盘的评价方法。在根据已记录于光盘上的再生信号,进行上述光盘的评价的光盘装置中,其中具有:延迟电路,其串联连接多个第1延迟元件而构成,从上述串联连接的一侧供给上述再生信号的二值化信号,朝向其另一侧使上述信号依次延迟;数据保持电路,该数据保持电路保持通过上述延迟电路的上述多个第1延迟元件中的至少1个获得的上述二值化信号的电平数据;处理器,该处理器根据上述电平数据,识别上述二值化信号表示其中一个电平或另一电平的情况。
-
-
-
-
-
-
-
-
-