-
公开(公告)号:CN1308930C
公开(公告)日:2007-04-04
申请号:CN200510052944.4
申请日:2005-03-02
Applicant: 三洋电机株式会社
CPC classification number: G11B20/10398 , G11B20/10009 , G11B20/10222 , G11B20/1024 , G11B20/10407 , G11B20/1816 , G11B2020/1461 , G11B2220/2537
Abstract: 本发明提供一种可以消除EFM/EFM Plus时钟期间的测定数据的遗漏,正确评价跳动的光盘记录再生装置和光盘评价方法。从二进制电路(4)向计数器(11)连续取入EFM信号。计数器(11)在EFM信号极性每改变一次时使计数值复位,以比EFM信号还高频的计数器时钟来计数EFM信号的每一个EFM时钟期间,按顺序将计数值转送到FIFO(12)。FIFO(12)将转送来的每一个计数值暂时存储,并在每次存储规定数的计数值时,将规定数的计数值总括写入到缓冲器RAM。
-
公开(公告)号:CN1667710A
公开(公告)日:2005-09-14
申请号:CN200510052944.4
申请日:2005-03-02
Applicant: 三洋电机株式会社
CPC classification number: G11B20/10398 , G11B20/10009 , G11B20/10222 , G11B20/1024 , G11B20/10407 , G11B20/1816 , G11B2020/1461 , G11B2220/2537
Abstract: 本发明提供一种可以消除EFM/EFM Plus时钟期间的测定数据的遗漏,正确评价跳动的光盘记录再生装置和光盘评价方法。从二进制电路(4)向计数器(11)连续取入EFM信号。计数器(11)在EFM信号极性每改变一次时使计数值复位,以比EFM信号还高频的计数器时钟来计数EFM信号的每一个EFM时钟期间,按顺序将计数值转送到FIFO(12)。FIFO(12)将转送来的每一个计数值暂时存储,并在每次存储规定数的计数值时,将规定数的计数值总括写入到缓冲器RAM。
-
公开(公告)号:CN1591658A
公开(公告)日:2005-03-09
申请号:CN200410056344.0
申请日:2004-08-06
Applicant: 三洋电机株式会社
Inventor: 塚水雄一朗
IPC: G11B20/18
CPC classification number: H03M13/2927 , G11B20/1803 , H03M13/2909
Abstract: 本发明提供一种可使基于纠错码的计算的处理速度进一步高速化的纠错码产生方法。PO运算电路(171)通过依次取入由8位构成的符号行列表示DVD块数据时的各列符号来进行计算外奇偶校验用的运算。另外,在PI运算电路(172)中,通过依次取入PO运算电路(171)所取入的上述符号,来进行各行的内奇偶校验用的运算。将该PI运算电路(172)的运算结果暂时保持在暂存器(190)中。
-
公开(公告)号:CN101980455B
公开(公告)日:2014-11-19
申请号:CN201010189146.7
申请日:2010-05-24
CPC classification number: H04B7/0848 , H04L5/0023 , H04L27/2647 , H04L2025/03426
Abstract: 本发明提供一种利用自适应阵列天线接收信号的接收装置。前级滤波器输入分别与多个天线对应的多个接收信号。后级滤波器对输入的多个接收信号的每一个进行频带限制。第一合成部导出与进行了频带限制的多个接收信号对应的权重向量,并且使用导出的权重向量对进行了频带限制的多个接收信号进行阵列合成。第二合成部使用导出的权重向量对输入的多个接收信号进行阵列合成。解调部对阵列合成结果进行解调。
-
公开(公告)号:CN101980455A
公开(公告)日:2011-02-23
申请号:CN201010189146.7
申请日:2010-05-24
CPC classification number: H04B7/0848 , H04L5/0023 , H04L27/2647 , H04L2025/03426
Abstract: 本发明提供一种利用自适应阵列天线接收信号的接收装置。前级滤波器输入分别与多个天线对应的多个接收信号。后级滤波器对输入的多个接收信号的每一个进行频带限制。第一合成部导出与进行了频带限制的多个接收信号对应的权重向量,并且使用导出的权重向量对进行了频带限制的多个接收信号进行阵列合成。第二合成部使用导出的权重向量对输入的多个接收信号进行阵列合成。解调部对阵列合成结果进行解调。
-
公开(公告)号:CN100361222C
公开(公告)日:2008-01-09
申请号:CN200410056344.0
申请日:2004-08-06
Applicant: 三洋电机株式会社
Inventor: 塚水雄一朗
IPC: G11B20/18
CPC classification number: H03M13/2927 , G11B20/1803 , H03M13/2909
Abstract: 本发明提供一种可使基于纠错码的计算的处理速度进一步高速化的纠错码产生方法。PO运算电路(171)通过依次取入由8位构成的符号行列表示DVD块数据时的各列符号来进行计算外奇偶校验用的运算。另外,在PI运算电路(172)中,通过依次取入PO运算电路(171)所取入的上述符号,来进行各行的内奇偶校验用的运算。将该PI运算电路(172)的运算结果暂时保持在暂存器(190)中。
-
-
-
-
-