错误部位检测方法、使用其的检错电路、纠错电路

    公开(公告)号:CN100559717C

    公开(公告)日:2009-11-11

    申请号:CN200510062954.6

    申请日:2005-03-31

    Abstract: 本发明提供一种错误位置的检测方法、使用该方法的检测电路、纠错电路和再生装置。读入部(222)读入数据信号。第一估计部(226)根据数据信号中含有的BIS码,来估计错误位置,并将该位置存储在错误位置存储部(230)中。第二估计部(228)根据相邻于BIS码的位列的特征,来估计错误位置,并将该位置存储在错误位置存储部(230)中。纠正部(232)根据存储在错误位置存储部(230)中的错误位置,来特定消失位置,并对所特定的消失位置进行消失纠正。除了通过由BIS码进行的错误位置的估计之外,还根据相邻于BIS码的位列的特征来估计错误位置,可以抑制成组传输错误的漏检。

    信息记录再生装置
    5.
    发明授权

    公开(公告)号:CN100351936C

    公开(公告)日:2007-11-28

    申请号:CN200410087911.9

    申请日:2004-10-27

    Abstract: 本发明提供一种保持和再生专用型介质的互换性,并且还可以适当地实现利用代替处理的介质可靠性的提高的信息记录再生装置。其中根据是否检测出确保代替区域的主旨的指示,选择性地确保备用区。在这里,确保代替区域的主旨的指示例如是通过直接选择并设定用户是否在高可靠性模式下进行记录的方法而进行的。如果开始第一记录处理,则首先对未记录区域确保用于记录第一首纹的区域之后,从连接的位置开始记录第一用户数据。如果在记录数据的再生确认时检测出不良再生,则在追记型光盘的外周部确保第一备用区,并记录代替对象数据块。

    用于编码数据的电路和方法以及数据记录器

    公开(公告)号:CN100339833C

    公开(公告)日:2007-09-26

    申请号:CN200510070227.4

    申请日:2005-05-11

    CPC classification number: G11B20/1866 G11B20/1833 G11B2020/184

    Abstract: 提出了一种数据编码电路。在将数据写入存储器之前,由EDC算法操作电路和加扰算法操作电路对来自主机的数据进行处理,并写入存储器。接着,在PO算法操作电路处执行PO方向的纠错编码,并将获得的PO码添加到要写入存储器的相应数据。之后,按照PI方向、从存储器向PI算法操作电路逐行读取数据。将PI码添加到数据,并将数据顺序输出到调制电路。因此,能够忽略当从主机将数据写入存储器时的存储器访问、当从存储器向EDC算法操作电路读取数据时的存储器访问、当从存储器向调制电路读取数据时的存储器访问和当PI算法操作电路将纠错码写入存储器时的存储器访问。结果,能够极大地降低存储器的操作时钟频率。

    光记录/再现设备
    9.
    发明公开

    公开(公告)号:CN1909074A

    公开(公告)日:2007-02-07

    申请号:CN200610115647.4

    申请日:2004-11-04

    CPC classification number: G11B7/1267 G11B7/00736 G11B7/125

    Abstract: 本发明的目的是提供一种光记录/再现设备,能够通过激光功率调整处理来改进介质的可用性,同时保持与只读类型介质的兼容性。该光记录/再现设备使用PCA来调整激光功率,直到用完了PCA。当用完了PCA之后,在最外部圆周位置处保留附加区域,之后当用完了附加区域时,在用完的附加区域的内圆周侧保留新的附加区域,以调整激光功率。在除导出区以外的外圆周处保留附加区域,因此能够保持与只读类型光盘的兼容性。只有当用完了PCA时才保留附加区域,因此能够保持与只读类型光盘的容量兼容性,同时只利用PCA调整激光功率。

    用于编码数据的电路和方法以及数据记录器

    公开(公告)号:CN1700179A

    公开(公告)日:2005-11-23

    申请号:CN200510072645.7

    申请日:2005-05-17

    CPC classification number: G11B20/1833

    Abstract: 提出了一种数据编码电路,能够通过减少访问存储器的次数,甚至在低操作时钟频率的存储器中,确保记录操作的实时性,并同时降低功率消耗和存储器成本。在PI方向的纠错编码之前,在PO算法操作电路(105)执行PO方向的纠错编码,并将获得的PO码添加到相应数据上,并写入存储器(101)。之后,按照PI方向、从存储器(101)向PI算法操作电路(110)逐行读取数据,并将数据顺序输出到调制电路(200)。因此,能够忽略当从存储器(101)向调制电路(200)读取数据时的存储器访问和当PI算法操作电路将纠错码写入存储器时的存储器访问。结果,能够降低存储器的操作时钟频率。

Patent Agency Ranking