-
公开(公告)号:CN101126874B
公开(公告)日:2011-01-19
申请号:CN200710135766.0
申请日:2007-08-16
Applicant: 三星电子株式会社
IPC: G02F1/1343 , G02F1/1362
CPC classification number: G02F1/136286 , G02F1/133345 , G02F1/13439 , G02F1/136209 , G02F1/1368 , G02F2001/136218
Abstract: 本发明公开了一种具有提高的图像质量的液晶显示面板。该液晶显示面板具有多条栅极线、多条数据线、连接于栅极线和数据线的多个薄膜晶体管、多个像素电极,以及(多个)浮动电极。浮动电极沿数据线方向延伸以防止光泄漏和垂直色度亮度干扰。在遍及整个液晶显示面板中,浮动电极相互电连接,以减少垂直色度亮度干扰。
-
公开(公告)号:CN101625838A
公开(公告)日:2010-01-13
申请号:CN200910005220.2
申请日:2009-01-16
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G09G2310/0286 , G11C19/28
Abstract: 一种栅极驱动器,包括:多个驱动级,每个驱动级都包括接收来自前一驱动级的前一进位信号的输入端子、接收来自下一驱动级的下一选通信号的控制端子、输出选通信号并连接至下一级的控制端子的输出端子、输出当前进位信号并连接至下一级的输入端子的进位端子、以及接收复位信号的复位端子;以及栅极驱动器还包括虚拟级,该虚拟级包括接收来自最后一个驱动级的进位信号的输入端子、接收控制信号的控制端子、向多个驱动级中的每一个的复位端子施加复位信号的第一输出端子、以及向最后一个驱动级的控制端子施加虚拟选通信号的第二输出端子。
-
公开(公告)号:CN100439990C
公开(公告)日:2008-12-03
申请号:CN200610002945.2
申请日:2006-01-25
Applicant: 三星电子株式会社
IPC: G02F1/1333 , G02F1/133
Abstract: 本发明涉及一种LCD,其具有第一面板、第二面板、密封剂、以及位于两面板之间的液晶层。第一面板包括:沿显示区域的周边,设置在非显示区域的第一部分中的焊盘、以及设置在非显示区域的第二部分中的假金属图样。第二面板设置成与第一面板相对,使得两面板夹有液晶层。在焊盘和假金属图样上形成密封剂,并将第一面板与第二面板结合。因此,在此所述的LCD具有均匀的盒间隙。本发明还公开了一种制造具有均匀盒间隙的LCD的方法。
-
公开(公告)号:CN101004520A
公开(公告)日:2007-07-25
申请号:CN200610110728.5
申请日:2006-08-07
Applicant: 三星电子株式会社
IPC: G02F1/136 , G02F1/1333
CPC classification number: G02F1/134336 , G02F1/13454 , G02F1/136213 , G02F1/136286
Abstract: 本发明涉及一种通过改变子像素的排列结构从而在能够保证开口率同时减少数据线的数量的液晶显示器(LCD)面板及其制造方法。该液晶显示器面板包括:构成显示区的多个子像素;分别连接到多个子像素的多个薄膜晶体管;连接到薄膜晶体管并沿子像素的长边形成的多条栅极线;连接到薄膜晶体管并沿子像素的短边形成的多条存储线;形成来沿子像素的短边穿过子像素的多条存储线;共同地连接到多条存储线的每条的一端的第一公共存储线;和共同地连接到多条存储线的每条的另一端的第二公共存储线。
-
公开(公告)号:CN1815315A
公开(公告)日:2006-08-09
申请号:CN200610002945.2
申请日:2006-01-25
Applicant: 三星电子株式会社
IPC: G02F1/1333 , G02F1/133
Abstract: 本发明涉及一种LCD,其具有第一面板、第二面板、密封剂、以及位于两面板之间的液晶层。第一面板包括:沿显示区域的周边,设置在非显示区域的第一部分中的焊盘、以及设置在非显示区域的第二部分中的假金属图样。第二面板设置成与第一面板相对,使得两面板夹有液晶层。在焊盘和假金属图样上形成密封剂,并将第一面板与第二面板结合。因此,在此所述的LCD具有均匀的盒间隙。本发明还公开了一种制造具有均匀盒间隙的LCD的方法。
-
公开(公告)号:CN103208262A
公开(公告)日:2013-07-17
申请号:CN201210539284.2
申请日:2012-12-13
Applicant: 三星电子株式会社
IPC: G09G3/36
CPC classification number: H03K3/012 , G09G3/3674 , G09G2310/0286 , G09G2330/021 , G11C19/184 , G11C19/28
Abstract: 一种栅极驱动电路包括:上拉控制部、上拉部、进位部、第一下拉部、以及第二下拉部。上拉控制部将来自之前的级的进位信号施加到第一节点。上拉部输出基于时钟信号的第N栅极输出信号。进位部响应于施加到第一节点的信号,输出基于时钟信号的第N进位信号。第一下拉部包括彼此串联连接的多个晶体管。第一下拉部响应于之后的级的进位信号,将第一节点处的信号下拉到第二截止电压。第二下拉部响应于之后的级的进位信号,将第N栅极输出信号下拉到第一截止电压。
-
公开(公告)号:CN101202289B
公开(公告)日:2012-05-23
申请号:CN200710199444.2
申请日:2007-12-13
Applicant: 三星电子株式会社
IPC: H01L27/12 , H01L23/485 , H01L21/84 , H01L21/60 , G02F1/1362 , G02F1/13
CPC classification number: G02F1/136259 , G02F1/1345 , G02F1/13458
Abstract: 公开了一种薄膜晶体管基板,包括基板、第一和第二焊垫部分、信号布线和像素阵列。第一焊垫部分包括第一和第二线。第一焊垫部分通过第一和第二线中至少之一接收驱动信号。第二焊垫部分包括从第一线延伸的第三线和从第二线延伸的第四线。第二焊垫部分通过第三和第四线中至少之一接收驱动信号。在显示区域中的信号布线电连接至第三和第四线中至少之一以从第二焊垫部分接收驱动信号。像素阵列从信号布线接收驱动信号。
-
公开(公告)号:CN101126874A
公开(公告)日:2008-02-20
申请号:CN200710135766.0
申请日:2007-08-16
Applicant: 三星电子株式会社
IPC: G02F1/1343 , G02F1/1362
CPC classification number: G02F1/136286 , G02F1/133345 , G02F1/13439 , G02F1/136209 , G02F1/1368 , G02F2001/136218
Abstract: 本发明公开了一种具有提高的图像质量的液晶显示面板。该液晶显示面板具有多条栅极线、多条数据线、连接于栅极线和数据线的多个薄膜晶体管、多个像素电极,以及(多个)浮动电极。浮动电极沿数据线方向延伸以防止光泄漏和垂直色度亮度干扰。在遍及整个液晶显示面板中,浮动电极相互电连接,以减少垂直色度亮度干扰。
-
公开(公告)号:CN103208262B
公开(公告)日:2016-12-21
申请号:CN201210539284.2
申请日:2012-12-13
Applicant: 三星电子株式会社
IPC: G09G3/36
CPC classification number: H03K3/012 , G09G3/3674 , G09G2310/0286 , G09G2330/021 , G11C19/184 , G11C19/28
Abstract: 一种栅极驱动电路包括:上拉控制部、上拉部、进位部、第一下拉部、以及第二下拉部。上拉控制部将来自之前的级的进位信号施加到第一节点。上拉部输出基于时钟信号的第N栅极输出信号。进位部响应于施加到第一节点的信号,输出基于时钟信号的第N进位信号。第一下拉部包括彼此串联连接的多个晶体管。第一下拉部响应于之后的级的进位信号,将第一节点处的信号下拉到第二截止电压。第二下拉部响应于之后的级的进位信号,将第N栅极输出信号下拉到第一截止电压。
-
公开(公告)号:CN101004520B
公开(公告)日:2010-09-29
申请号:CN200610110728.5
申请日:2006-08-07
Applicant: 三星电子株式会社
IPC: G02F1/136 , G02F1/1333
CPC classification number: G02F1/134336 , G02F1/13454 , G02F1/136213 , G02F1/136286
Abstract: 本发明涉及一种通过改变子像素的排列结构从而在能够保证开口率同时减少数据线的数量的液晶显示器(LCD)面板及其制造方法。该液晶显示器面板包括:构成显示区的多个子像素;分别连接到多个子像素的多个薄膜晶体管;连接到薄膜晶体管并沿子像素的长边形成的多条栅极线;连接到薄膜晶体管并沿子像素的短边形成的多条存储线;形成来沿子像素的短边穿过子像素的多条存储线;共同地连接到多条存储线的每条的一端的第一公共存储线;和共同地连接到多条存储线的每条的另一端的第二公共存储线。
-
-
-
-
-
-
-
-
-