-
公开(公告)号:CN116452487A
公开(公告)日:2023-07-18
申请号:CN202210013256.0
申请日:2022-01-06
Applicant: 中国科学院微电子研究所
IPC: G06T7/00 , G06N3/0464 , G06N3/08 , G06V10/44 , G06V10/764
Abstract: 本申请公开了一种图像识别方法、装置、设备及介质,包括:获取图像传感器采集到的图像,得到待识别拜尔图像;基于所述待识别拜尔图像的拜尔阵列格式,对所述待识别拜尔图像进行下采样处理,以得到通道特征图;将所述通道特征图输入至预先构建的卷积神经网络中的特征提取单元,以便对所述特征图进行特征提取;通过将提取到的特征输入至所述卷积神经网络的分类器以完成对所述待识别拜尔图像的识别,如此一来,由于本申请中的待识别拜尔图像是由图像传感器直接采集到的图像,因此可以更多地保留图像的原始信息,进一步有利于卷积神经网络提取到丰富的特征信息,因此,本申请在保证图像识别精度的同时,减少了网络运算量,提高了端到端的学习效率。
-
公开(公告)号:CN106788300B
公开(公告)日:2019-12-10
申请号:CN201611151300.5
申请日:2016-12-14
Applicant: 中国科学院微电子研究所
Abstract: 本发明提供了一种用于高速串行接口中自动恒定差分信号幅值的系统,用于恒定系统外接的均衡器的输入信号幅值,确保均衡器的均衡效果,提高接收信号的完整性。所述系统包括:可变增益放大器,用于接收原始差分信号和增益控制电路输出的控制信号,对原始差分信号进行增益处理,将增益处理后的差分信号输出至系统外接的均衡器;幅值检测电路,用于提取增益处理后的差分信号的幅值,并将幅值转化为电压信号;电压比较器,用于比较所述电压信号与参考电压,输出比较结果;增益控制电路,用于根据所述比较结果确定控制码,并将控制码作为控制信号输出至可变增益放大器。
-
公开(公告)号:CN106649158A
公开(公告)日:2017-05-10
申请号:CN201611234220.6
申请日:2016-12-27
Applicant: 中国科学院微电子研究所
CPC classification number: G06F13/1668 , G06F9/30043 , G06F9/30134 , G06F13/4282 , G06F2213/0016
Abstract: 一种通过I2C接口读写内部寄存器堆的装置及方法,该装置包括:I2C主机,向I2C从机和读写使能控制单元发送信号并读取I2C从机中的数据;I2C从机,包括第一I2C读写寄存器、第二I2C读写寄存器和I2C只读寄存器,分别存储写ID和写数据、读ID及读数据;读写操作单元,对内部寄存器堆进行读写操作;读写使能控制单元,根据I2C主机的发送信号产生读写使能信号并置1来控制读写操作单元,当写使能信号为1时进行写操作;当读使能信号为1时进行读操作并将读数据反馈至I2C只读寄存器。本发明的装置及方法在不额外增加外部接口开销和内部存储电路消耗的前提下,实现了对芯片内部寄存器堆的读写,对可测试性设计有重要意义。
-
公开(公告)号:CN103166627B
公开(公告)日:2016-08-03
申请号:CN201310114518.3
申请日:2013-04-03
Applicant: 中国科学院微电子研究所
IPC: H04L25/02 , H03K19/0185
Abstract: 本发明公开了一种带有共模反馈的低电压差分信号驱动器,该驱动器包括共模反馈电路(10)和驱动电路(20),其中:共模反馈电路(10),用于稳定所输出的低压差分信号的共模电压;驱动电路(20),用于产生低压差分信号。本发明提供的这种带有共模反馈的低电压差分信号驱动器,通过取消提取共模点的大电阻的方式,实现了一种带有共模反馈的LVDS驱动器。此驱动器的偏置电路简单,在功耗和面积等方面的性能都有所提升,解决了现有LVDS驱动器偏置电路复杂、功耗较大及提取共模点的大电阻占用面积较大的问题。
-
公开(公告)号:CN103151078B
公开(公告)日:2015-08-12
申请号:CN201310086965.2
申请日:2013-03-19
Applicant: 中国科学院微电子研究所
IPC: G11C29/42
Abstract: 本发明公开了一种用于存储器加固的检错纠错码的生成方法。该方法包括:根据原始数据位宽和所需纠检错能力预估校验位个数;初始化校验矩阵;从待检验的校正子向量池中逐个搜索符合线性独立要求的校正子向量填入校验矩阵;记录每次搜寻所产生的完整的校验矩阵,并改变向量搜寻的起始位置,重新进行搜索直至搜寻的起始位置穷尽整个校正子向量池;如果没有得到完整的校验矩阵,则增加校验位个数,并重复执行步骤2至4;如果有多个完整的校验矩阵,则从中选择一个最优的校验矩阵作为检错纠错码。采用本发明所提出的方法可以大大加快各种存储器加固编码的生成速度,无需再对各种编码算法进行研究便可得到较优结果。
-
公开(公告)号:CN102957993B
公开(公告)日:2015-05-20
申请号:CN201110252568.9
申请日:2011-08-30
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种低功耗WOLA滤波器组及其分析阶段电路,适用于采用多通道信号处理技术的数字助听器。本发明采用以非连续地址读取数据进行“乘-累加”和“乘-加”运算、模寻址和改变初始读写地址代替数据移位操作、折叠结构的存储器、逻辑译码电路代替存储器“存储”数值固定的窗系数等方法,直接减少功耗开销较大的存储器读写操作的次数。同时,本发明采用双运算单元结合折叠结构的存储器,实现两路运算并行执行,进一步减少整个系统操作所需时钟周期数,从而可以方便采用降低系统时钟频率或者时钟门控技术来降低动态翻转功耗。
-
公开(公告)号:CN102752107B
公开(公告)日:2015-04-29
申请号:CN201110097917.4
申请日:2011-04-19
Applicant: 中国科学院微电子研究所
IPC: H04L9/18
Abstract: 本发明公开了一种实现RC4加/解密的装置及其方法,其中装置包括用于存储数据包的加/解密密钥的第一密钥盒子、第二密钥盒子,及构成数据流乒乓结构的第一密钥调度控制单元、第二密钥调度控制单元、第一S-BOX存储器、第二S-BOX存储器、第三S-BOX存储器、第一伪随机序列产生控制单元、第二伪随机序列产生控制单元。根据本发明提供的实现RC4加/解密的装置及其方法,将密钥流的生成效率提高了50%,使RC4加密引擎的吞吐率提高了一倍,同时减小了密钥流的延迟。
-
公开(公告)号:CN102769854B
公开(公告)日:2015-04-01
申请号:CN201110114514.6
申请日:2011-05-05
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种超高速WLAN网络的传输方法,在基于802.11a/n网络的基础上,对网络侧进行如下设置:将任意四个连续的IEEE信道的20M子信道绑定,用来传输80M带宽的信号,将六个连续中国信道的20M子信道绑定,用来传输120M带宽的信号,其中,所述网络侧还周期性地发送信标帧,用于告之各带宽接入设备网络侧的网络属性、支持的带宽和传输速率能力的信息;超高速WLAN网络的各带宽接入设备通过关联请求帧,告之所述网络侧各带宽接入设备的能力属性和支持的传输速率信息。相对于现有技术,本发明在不对已有802.11a/n网络中的设备升级的情况下,通过采用20/40/80/120M的信道化方案和保护机制,解决使用120M频谱资源的超高速WLAN网络与802.11a/n网络的兼容性问题。
-
公开(公告)号:CN103345933A
公开(公告)日:2013-10-09
申请号:CN201310213585.0
申请日:2013-05-31
Applicant: 中国科学院微电子研究所
IPC: G11C8/06
Abstract: 本发明公开了一种基于非字线分割的存储器多位翻转的显示方法,包括:选择粒子流速以及测试时间;FPGA板向存储器注入测试激励,存储器将反馈得到的数据通过串口回传到PC机;以及在PC机上通过LabView编程实现实时动态图形界面,显示存储器中所发生多位翻转的位置。利用本发明,能让测试人员实时、直观地了解多位翻转所发的位置,便于测试人员及时对实验进行调整,从而获得更有价值的实验数据。
-
公开(公告)号:CN102065568B
公开(公告)日:2013-07-03
申请号:CN200910237775.X
申请日:2009-11-17
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种基于数据描述符的MAC软硬件交互方法及其硬件实现装置。方法包括:软件部分将本次发送或待接收的帧数据信息及其控制信息按照规定格式组成发送或接收数据描述符,并发送给硬件部分完成对本次帧数据发送或接收的控制操作;在硬件架构设计中开放系统控制/状态寄存器堆与发送/接收状态寄存器堆以分别实现软、硬件之间的常规收发控制以及本次数据传输的控制及状态反馈;发送/接收描述符缓存控制器完成对描述符的解析并对协议控制单元的数据收发操作进行控制。利用本发明可实现MAC控制器中软件部分对硬件部分的实时控制及状态监控,避免了单一使用中断控制而造成的响应缓慢、操作复杂等弊端,具有灵活高效的特点。
-
-
-
-
-
-
-
-
-