-
公开(公告)号:CN101868833A
公开(公告)日:2010-10-20
申请号:CN200880116732.X
申请日:2008-08-18
Applicant: 夏普株式会社
CPC classification number: G11C19/28 , G09G3/20 , G09G3/3266 , G09G3/3275 , G09G3/3648 , G09G3/3674 , G09G3/3677 , G09G3/3685 , G09G3/3688 , G09G2300/0426 , G09G2310/0245 , G09G2310/0267 , G09G2310/0275 , G09G2310/0286 , G09G2310/0291
Abstract: 本发明的目的在于:在移位寄存器中,当进行全导通动作时,即使噪声从外部进入,在单元电路内也不会流过直通电流,并且全导通控制信号线的负荷不会变大。当对移位寄存器10的单元电路11施加高电平的全导通控制信号AON时,晶体管T3成为截止状态,因此,晶体管T2不能在第1输出端子OUT1输出导通电压。但是,晶体管T24成为导通状态,导通电压从第1输出端子OUT1输出到外部。另一方面,晶体管T32成为导通状态,因此,截止电压从第2输出端子OUT2输出到下一级单元电路11。此时,晶体管T3保持为截止状态,因此,直通电流不会流到晶体管T24、T3。本发明应用于显示装置、摄像装置的驱动电路等。
-
公开(公告)号:CN101779252A
公开(公告)日:2010-07-14
申请号:CN200880103414.X
申请日:2008-05-15
Applicant: 夏普株式会社
CPC classification number: G11C19/184 , G09G3/3677 , G09G3/3688 , G09G2310/0286 , G09G2330/021
Abstract: 在移位寄存器(10)的单元电路(11)中设置:由晶体管(T1、T2)、电容(C1)构成的自举电路;晶体管(T3、T4);以及复位信号生成电路(12)。复位信号生成电路(12)利用高电平期间不重叠的两相时钟信号(CK、CKB),生成通常为高电平、在输入信号(IN)为高电平时变为低电平的复位信号。在复位信号为高电平期间,利用晶体管(T3、T4)进行节点(N1)的放电和输出信号(OUT)的下拉。由此,获得一种移位寄存器,该移位寄存器不使用后级电路的输出信号而进行节点(N1)的放电和输出信号(OUT)的下拉,面积小且功耗低。
-