数字高速并行总线自适应区间校正方法、装置及存储介质

    公开(公告)号:CN111506527A

    公开(公告)日:2020-08-07

    申请号:CN202010287062.0

    申请日:2020-04-13

    Abstract: 本发明公开了一种数字高速并行总线自适应区间校正方法,通过是高频率时钟采样DQS信号并定位所述DQS信号的上升沿,下降沿,在每个所述DQS信号的同步高低电平区间内利用高频时钟加动态相位调整技术分别进行多次采样,对多频点多相位点采样数据进行对比分析,确定最佳采样区间,并将最有采样相位及高频定位点反馈到控制端,自适应调节校正采样点,在控制器内部建立周期性device采样温度LUT查找表,板级PCB走线预估长度和延时参数LUT查找表;结合CPU出厂默认setup和hold参数,通过自适应算法建立高频时钟采样区间与可调延迟线的算法对应关系,在应用软件层配置device时钟,明确PCB级走线参数,控制器内部自动保证驱动采样数据的准确性。

    一种SOC中模块接口时序的优化方法

    公开(公告)号:CN111221752A

    公开(公告)日:2020-06-02

    申请号:CN202010002949.0

    申请日:2020-01-02

    Abstract: 本发明公开了一种SOC中模块接口时序的优化方法,本发明采用综合考虑接口寄存器前后两级逻辑单元权重的方法来处理接口时序的问题。接口时序处理困难主要是由于接口外面时序的未知,以及接口寄存器内部逻辑的限制,因此本发明通过以数学权重的方式来统筹兼顾接口寄存器内部逻辑单元和接口寄存器外部逻辑单元,从而决定接口寄存器的大致放置位置。本发明充分考虑接口自己所有的时序要求以及接口内部寄存器的所有时序要求,以权重值的形式体现,这样能更准确的描述接口对时序所要求的紧急程度;同时只提供大概的范围限制,不限定具体的位置,只给EDA工具优化时序的方向。

    一种面向片外非易失性存储的安全防护方法

    公开(公告)号:CN110609799A

    公开(公告)日:2019-12-24

    申请号:CN201910859190.5

    申请日:2019-09-11

    Abstract: 本发明公开了一种面向片外非易失性存储的安全防护方法,将片外非易失性存储器的空间划分为安全存储区域和普通存储区域,并基于TEE与REE双体系结构,将TEE的请求数据加密后通过TEE的驱动直接存入片外非易失性存储器的安全存储区域,而REE不能访问安全存储区域,REE只能访问普通存储区域。本发明解决了现有片外非易失性存储的安全方案面临的硬件成本高、功耗高、面积大或安全风险等技术问题,完成了TEE和REE对片外非易失性存储器的分区访问,增强了片外非易失性存储器的安全防护,且本发明设计简单,对性能的影响较小,具有很大的灵活性,兼顾了安全性、性能及成本三方面的要求。

    片上系统内部通讯方法
    66.
    发明公开

    公开(公告)号:CN110569211A

    公开(公告)日:2019-12-13

    申请号:CN201910824744.8

    申请日:2019-09-02

    Abstract: 本发明提供了一种片上系统内部通讯方法,应用于片上系统中的任一主机,包括:在获取信息内容的过程中,当获取到所述信息内容中携带的目标编码时,根据所述目标编码确定所述信息内容的传递路径,并根据所述传递路径将所述信息内容传递给目标机;其中,所述信息内容还包括需传递至所述目标机的数据信息,且在获取信息内容的过程中,先获取到所述目标编码后获取到所述数据信息。本发明的片上系统内部通讯方法通过消息机制实现了复杂系统中,不同主从关系子系统组件的直接通信,提供了灵活的数据传输;同时通过事件机制减少了系统中组件特定事务的通信时间,提高了系统的同步性。

    安全度量方法、安全架构系统及计算机设备

    公开(公告)号:CN118211238A

    公开(公告)日:2024-06-18

    申请号:CN202211623848.0

    申请日:2022-12-16

    Abstract: 本申请提出一种安全度量方法、安全架构系统及计算机设备,该方法应用于安全架构系统,该安全架构系统包括REE、TEE和SE,在除REE之外的子系统中构建有可信计算服务支撑平台,可信计算服务支撑平台包括TCM、TPM和TPCM;TCM包括TCM服务模块和TCM密码模块,TPM包括TPM服务模块和TPM密码模块;TCM密码模块和TCM服务模块运行于除REE之外的不同子系统中,和/或,TPM密码模块和TPM服务模块运行于除REE之外的不同子系统中;该方法包括:在主动安全度量功能被触发的情况下,利用TPCM对目标对象进行安全度量,得到安全度量结果;或者,响应于安全服务请求,利用TCM和/或TPM为目标对象提供安全度量服务,得到安全度量结果。该方案能够保障处理器架构的安全性。

    一种安全架构系统、安全服务方法和计算设备

    公开(公告)号:CN118211226A

    公开(公告)日:2024-06-18

    申请号:CN202211637514.9

    申请日:2022-12-16

    Abstract: 本申请提供了一种安全架构系统、安全服务方法和计算设备,其中,在所述安全架构系统的第三子系统中集成了TCM和TPM,使得第三子系统可以利用所述TCM和/或所述TPM为目标对象提供安全服务,在满足度量目标对象的安全性的基础上,实现了兼容TPM和TCM为目标对象提供安全服务的目的,满足了不同种类的计算设备中的目标对象的安全服务需求,提高了可信计算技术对各类计算设备的兼容性。同时,所述第二子系统和所述第三子系统可以运行在同一个处理器核(即第一处理器核)上,而不是分开运行在不同的处理器核上,以这种方式,可以节省处理器资源;另外,以同构的方式设置,可以降低设计复杂度。

    一种安全架构系统、实现安全可信启动的方法和计算设备

    公开(公告)号:CN118211225A

    公开(公告)日:2024-06-18

    申请号:CN202211624051.2

    申请日:2022-12-16

    Abstract: 本申请提供了一种安全架构系统、实现安全可信启动的方法和计算设备,其中,在所述安全架构系统的第三子系统中集成了包括TCM和TPCM控制模块的安全服务平台,不仅利用了硬件可信根技术对固件进行逐级验证,实现安全启动技术的信任链构建;同时,利用了所述TCM服务模块和/或所述TCM密码模块对启动过程中加载运行的固件进行可信度量、可信存储及可信报告,实现可信计算技术的信任链构建。同时,所述第二子系统和所述第三子系统可以运行在同一个处理器核(即第一处理器核)上,而不是分开运行在不同的处理器核上,以这种方式,可以节省处理器资源;另外,以同构的方式设置,可以降低设计复杂度。

    一种内存测试方法、装置、计算设备及存储介质

    公开(公告)号:CN117056149B

    公开(公告)日:2024-02-02

    申请号:CN202311288330.0

    申请日:2023-10-08

    Inventor: 张明 赵清虎 张旭

    Abstract: 本说明书实施例提供了一种内存测试方法、装置、计算设备及存储介质,其中,所述内存测试方法通过微控制器响应使能指令执行测试过程,避免了由处理器执行测试过程而导致长期占用处理器资源的问题,有利于释放处理器性能,使得处理器可以在对存储器进行测试时执行其他任务,从而改善对存储器进行测试时的系统性能。另外,所述内存测试方法的内存控制器与多个测试单元连接,可以满足同时对多个测试单元的存储器进行测试的需求,有利于提升内存测试的效率。

Patent Agency Ranking