-
公开(公告)号:CN1490883A
公开(公告)日:2004-04-21
申请号:CN03158436.5
申请日:2003-09-10
Applicant: 日本电气株式会社
IPC: H01L29/786 , H01L27/12 , G02F1/136 , G09G3/30 , G09G3/36
CPC classification number: H01L27/127 , G11C7/062 , H01L27/1214 , H03F3/45192 , H03F3/45219 , H03K5/2481 , H03K19/0016
Abstract: 提供一种能够不以复杂工序在多晶硅膜上形成适合电路特性的n沟道型TFT和p沟道型TFT的薄膜半导体装置及其制造方法。本发明包含在形成于玻璃基板1上的多晶硅膜3上形成n沟道型TFT和p沟道型TFT时,在n沟道型TFT的一部分沟道区中和p沟道型TFT的一部分沟道区中同时引入P型或N型掺杂剂的工序,可以通过1次沟道掺杂形成低VT和高VT的p沟道型TFT组,以及低VT和高VT的n沟道型TFT组,借助于用此方法形成能够减小逻辑、开关电路的关态电流的高VT-TFT,以及能够扩大模拟电路的动态范围的低VT-TFT,求得了薄膜半导体装置性能的提高。
-
公开(公告)号:CN1441547A
公开(公告)日:2003-09-10
申请号:CN03106354.3
申请日:2003-02-25
Applicant: 日本电气株式会社
Inventor: 土弘
CPC classification number: G09G3/2011 , G09G3/3685 , G09G2310/0291 , H03F3/45183 , H03F3/72 , H03F2203/45506 , H03F2203/45616
Abstract: 提供振幅差偏差小、可全区域驱动、消耗功率也小的差动电路及放大电路。包括p型晶体管对(101、102)和n型晶体管对(103、104),在晶体管对(101、102)的共用连接的源极和电源VDD间,并联连接电流源和开关,在晶体管对(103、104)的共用连接的源极和电源VSS间,并联连接电流源和开关,包括连接切换部件(开关112~119),可将各个晶体管对自由切换成差动对、以及电流镜对,在所述两个晶体管对中的一个为差动对时,另一个为电流镜对。本发明提供在差动级的输入电压低时,通过将输出电压升高至某个电平以上来扩大输入电压范围的电路,在构成差动对的晶体管对(213、214)中附加与所述差动对同极性的晶体管(216),设定所述控制电压(BN),使得在控制端子形成非反转输入端子的所述晶体管截止的范围时,对所述非反转输入端子的输入电压(Vin)使所述附加的晶体管导通。
-
公开(公告)号:CN1396579A
公开(公告)日:2003-02-12
申请号:CN02124477.4
申请日:2002-06-28
Applicant: 日本电气株式会社
Inventor: 土弘
CPC classification number: G09G3/2011 , G09G3/3685 , G09G2310/0248 , G09G2310/027 , G09G2310/0291 , G09G2330/021 , H03K17/164 , H03K19/018571 , H03K2217/0036
Abstract: 本发明提供了一种实现低功率消耗并且高精度地电压输出的驱动电路。该驱动电路包括:构成源极跟随器的晶体管111和开关131,连接在输出端子T2和VDD之间;电流源113和开关132,连接在输出端子T2和VSS之间;构成源极跟随器的晶体管121和开关141,连接在输出端子T2和VSS之间;电流源123和开关142,连接在输出端子T2和VDD之间;栅极偏压控制装置11、12,根据输入信号电压,向晶体管111、121供给偏压。
-
公开(公告)号:CN102446482B
公开(公告)日:2015-11-25
申请号:CN201110159581.X
申请日:2011-06-08
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: G09G3/3275 , G09G3/3688 , G09G2310/0286 , G09G2310/0289
Abstract: 本发明提供输出电路及数据驱动器及显示装置,可对应高速动作,抑制耗电,即使在将差动级简化为单一导电型的构造中,也可实现充电及放电时的输出电压波形的对称性。
-
公开(公告)号:CN101552841B
公开(公告)日:2013-10-30
申请号:CN200910133029.6
申请日:2009-03-31
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: G09G3/3688 , G09G3/3614 , G09G2310/0291
Abstract: 本发明提供一种输出放大电路及使用该电路的显示装置的数据驱动器,去除输出开关,实现减小面积和高速驱动。具有:差动级;第1输出级,接收差动级的输出;以及第2输出级,其输出连接到负荷,上述差动级的第1输入接收输入信号,并且还具有切换第1连接方式和第2连接方式的单元,上述第1连接方式是如下方式:使第1输出级的输出和第2输出级的输出之间为非导通状态,且使差动级的输出和第2输出级的输入之间为非导通状态,使差动级的第2输入和第1输出级的输出之间为导通状态,上述第2连接方式是如下方式:使第1输出级的输出和第2输出级的输出之间为导通状态,且使差动级的输出和第2输出级的输入之间为导通状态。
-
公开(公告)号:CN101630533B
公开(公告)日:2013-05-08
申请号:CN200910139966.2
申请日:2009-07-17
Applicant: 瑞萨电子株式会社
Inventor: 土弘
IPC: G11C27/02 , H03K19/0185 , H03M1/66 , G09G3/20 , H03F3/45
CPC classification number: G11C27/024
Abstract: 提供一种高精度输出的采样保持电路及串行DAC,即使进行电荷分配的电容的电容值较小,放大器的输入电容(栅极电容)引起的输出误差也较小。具有:电容元件(C11、C12),经由开关(110)进行电荷分配;差动电路;放大级(16),输入该差动电路的输出,输出连接到输出端子(N9);以及采样电压供给电路(17),向电容元件(C11、C12)中的至少一方的一端提供采样电压,上述差动电路具有:MOS晶体管(M1);MOS晶体管(M2);以及负载电路(15),连接在MOS晶体管(M1、M2)的漏极和第2电源端子之间。
-
公开(公告)号:CN101221329B
公开(公告)日:2012-11-21
申请号:CN200710169224.5
申请日:2007-11-02
Applicant: 瑞萨电子株式会社
IPC: G02F1/1362 , G02F1/133 , G09G3/36 , H01L27/02 , H01L23/522
Abstract: 一种多级电压产生电路,其包括在第一电阻元件上提供的、并被提供有第一和第二参考电压的第一和第二输入节点。基于第一和第二参考电压之间的差值,电流基本上在第一和第二输入节点之间的线的第一特定区域中流动。第一组输出节点被提供给第一电阻元件以输出多个级别电压中的一部分。在第一特定区域外部提供第一组输出节点中的、用于多个级别电压中的最接近第一参考电压的那一个级别电压的第一输出节点。第一输出节点、第一输入节点和第二输入节点被以这样的顺序布置在第一电阻元件上的线上。
-
公开(公告)号:CN101465643B
公开(公告)日:2012-07-18
申请号:CN200810186391.5
申请日:2008-12-19
Applicant: 瑞萨电子株式会社
Inventor: 土弘
IPC: H03K19/0175 , H03K19/0185 , H03K17/16 , G09G3/20 , G09G3/36 , G09G3/30
CPC classification number: H03K3/356139
Abstract: 一种把低振幅的输入信号转换为高振幅信号的电平移位电路及驱动器和显示装置。包括:第1电平移位电路,连接于第1电压端子与第1和第2输出端子之间,从第1和第2输入端子分别输入第1和第2输入信号,并根据输入信号,把第1和第2输出端子中的一个设为第1电压电平;第2电平移位电路,连接于第2电压端子与第1和第2输出端子之间,将另一个设为第2电压电平;和进行控制的单元,对于在第1和第2输入信号输入到第1和第2输入端子的时间点为第2电压电平的一个输出端子,根据第1控制信号,在预定期间切断一个输出端子与第2供电端子之间的电流路径,预定期间后,进行控制的单元解除电流路径的切断,输出端子的输出振幅大于输入信号的振幅。
-
公开(公告)号:CN102208174A
公开(公告)日:2011-10-05
申请号:CN201110084115.X
申请日:2011-03-30
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: G09G3/3688 , G09G3/3291 , G09G3/3614 , G09G2310/027
Abstract: 本发明提供一种电平电压选择电路及数据驱动器,可抑制追加元件个数、Pch/Nch间的布线连接数及面积增大。具有:第1子解码器,接收第1电平电压组并输出根据N位数据的下位L位选择的电压;第2子解码器,输入第2电平电压组并输出根据下位L位选择的电压;第3子解码器,根据上位M位从由第1、第2子解码器选择的电压中选择一个;第4子解码器,输出根据下位P位从第3电平电压组中选择的电压;第5子解码器,从由第4子解码器输出的电压中选择根据上位Q位所选择的一个;第6子解码器,根据K位控制第1子解码器的输出中的至少一个输出和第4子解码器的输出中的至少一个输出之间的导通/非导通。
-
公开(公告)号:CN102201193A
公开(公告)日:2011-09-28
申请号:CN201110078813.9
申请日:2011-03-28
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: G09G3/3688 , G09G3/3696 , G09G2310/027 , G09G2330/028
Abstract: 一种数字模拟转换电路、数据驱动器及显示装置。将参照电压集合体的参照电压分组为第1~第(z×S+1)参照电压组。解码器包括:第1~第(z×S+1)子解码器,与第1~第(z×S+1)参照电压组分别对应地设置,从第1~第(z×S+1)参照电压组的参照电压中,分别选择二维矩阵中与输入数字信号的第1比特组的值对应的列上分配的参照电压;和子解码器,输入第1~第(z×S+1)子解码器的输出,根据输入数字信号的第2比特组的值,从由第1~第(z×S+1)子解码器分别选择的参照电压中选择第1及第2电压。插补电路输入由解码器选择的第1及第2电压,并输出按照一比一的插补比对第1及第2电压进行插补而得到的电压电平。
-
-
-
-
-
-
-
-
-