移位寄存器
    51.
    发明公开

    公开(公告)号:CN101861625A

    公开(公告)日:2010-10-13

    申请号:CN200880116106.0

    申请日:2008-08-26

    Abstract: 本发明的目的是在包括级联连接的多个单元电路的移位寄存器中,即使多个单元电路同时导通而输出高电平的输出信号,也能使所有单元电路瞬间复原到通常动作。当由于移位寄存器10进行误动作,从前级单元电路11和后级单元电路11施加的输出信号同时成为高电平时,单元电路11所内置的误动作复原电路17、18检测出误动作。误动作复原电路17对节点N2施加高电压而强制下拉输出信号OUT。另外,误动作复原电路18使节点N1强制放电,释放电容C1所蓄积的电荷。其结果是:能够使进行误动作的移位寄存器10瞬间复原到通常动作。本发明应用于显示装置、摄像装置的驱动电路等。

    液晶显示装置
    52.
    发明授权

    公开(公告)号:CN112349255B

    公开(公告)日:2022-03-22

    申请号:CN202010778557.3

    申请日:2020-08-05

    Abstract: 本发明公开一种液晶显示装置。从外部向所述液晶显示装置供给多个串行数据,SI信号选择电路根据串行数据选择信号,在包含在多个串行数据中的一个串行数据和多个串行数据之间切换作为处理对象而取入的数据。作为处理对象而由SI信号选择电路取入的数据由数据转换电路转换为并行数据。基于串行时钟的一个时钟脉冲,对多个串行数据并行地实施串行‑并行转换处理。

    移位寄存器
    53.
    发明授权

    公开(公告)号:CN107615392B

    公开(公告)日:2020-11-10

    申请号:CN201680024299.1

    申请日:2016-04-21

    Abstract: 本发明提供一种移位寄存器。在移位寄存器的单位电路(11)中设有在全导通输出时通过漏极端子将截止电位提供到节点(n1)的晶体管(Tr10)。将全导通控制信号(AON)提供到晶体管(Tr10)的栅极端子。对晶体管(Tr10)的源极端子不提供从电源电路供给的低电平电位(VSS),而是提供在全导通输出时成为低电平的初始化信号(INIT)。因为全导通控制信号(AON)和初始化信号(INIT)从外部被供给,所以即使在通常动作时噪声叠加于低电平电位(VSS)的情况下,晶体管(Tr10)也不导通,电荷没有从节点(n1)漏掉。由此,能够对从电源电路供给的截止电位上叠加的噪声所导致的移位寄存器的误动作进行防止。

    显示装置
    54.
    发明授权

    公开(公告)号:CN107004386B

    公开(公告)日:2019-10-15

    申请号:CN201580062616.4

    申请日:2015-11-13

    Abstract: 本发明的目的在于,实现能使用简易检查电路无遗漏地检测漏电并具有层级化的配线结构的显示装置。在层级化区域中,源极总线(SL)被布设为:在垂直方向上相邻的2个源极总线(SL)是第奇数列源极总线(SL)和第偶数列源极总线(SL)的组合,并且,在水平方向上相邻的2个源极总线(SL)是第奇数列源极总线(SL)和第偶数列源极总线(SL)的组合。经由测试线向第奇数列源极总线(SL)和第偶数列源极总线(SL)提供不同大小的电位。

    显示面板
    55.
    发明公开

    公开(公告)号:CN110164388A

    公开(公告)日:2019-08-23

    申请号:CN201811360900.1

    申请日:2018-11-15

    Abstract: 一种显示面板,抑制异形的显示部的亮度不均。在显示部的边缘,包含为曲线状的异形边缘(RE),信号切换电路的端部(SKZ)位于异形边缘的外侧,驱动器(GD1)配置为在第1方向(D1)来看与信号切换电路的端部不重叠,在俯视时,第n扫描信号线(Gn)与异形边缘(RE)交叉,经过异形边缘与信号切换电路的端部的间隙而引绕到驱动器(GD1)。

    显示装置
    56.
    发明公开

    公开(公告)号:CN107003580A

    公开(公告)日:2017-08-01

    申请号:CN201580062617.9

    申请日:2015-11-13

    Abstract: 本发明的目的在于,在具有层级化的配线结构的显示装置中,抑制由于配线电阻、电容等根据层级不同而导致的显示质量降低。本发明的显示装置具有被层级化为P个层级(P为2以上的整数)的配线结构,采用按每Q个(Q为自然数)源极总线(SL)使视频信号的极性反转的Q列反转驱动方式,其中,多个源极总线(SL)被布设于多个层级,使得以与P和Q的最小公倍数的2倍的数相等的个数的源极总线(SL)为1组,在各水平扫描期间中在各层级中被施加正极性的视频信号的源极总线(SL)的个数与被施加负极性的视频信号的源极总线(SL)的个数一致。

    移位寄存器及显示装置
    57.
    发明公开

    公开(公告)号:CN105637590A

    公开(公告)日:2016-06-01

    申请号:CN201480055146.4

    申请日:2014-08-25

    CPC classification number: G09G3/3677 G09G2300/0814 G09G2310/0286 G11C19/28

    Abstract: 根据本发明的一个实施方式的移位寄存器由多个单位电路从属连接而成,所述单位电路包括:电流回路连接在被提供第一时钟信号的时钟端子和输出端子之间的第一输出晶体管;电流回路连接在所述输出端子和规定电位节点之间的第二输出晶体管;设定部,该设定部在控制信号为有效的情况下,将所述输出端子的信号电平设定为规定的信号电平;第一输出控制部,该第一输出控制部在所述控制信号为有效的情况下,响应所述控制信号并使所述第一输出晶体管截止,在所述控制信号为非有效的情况下,响应第二时钟信号并将输入信号提供至所述第一输出晶体管的控制电极;以及第二输出控制部,该第二输出控制部在所述控制信号为有效的情况下,使所述第二输出晶体管截止。

    显示驱动电路、显示装置和显示驱动方法

    公开(公告)号:CN102804250B

    公开(公告)日:2015-08-19

    申请号:CN201080024456.1

    申请日:2010-02-24

    Abstract: 在进行CC驱动的显示驱动电路中,与移位寄存器的各级(SR)相对应地各设置1个保持电路(CSL),并且在各闩锁电路(CSL)输入极性信号CMI,在第n级移位寄存器(SRn)生成的内部信号Mn(CSRn)成为有效时,与第n级相对应的闩锁电路(CSLn)取入并保持极性信号CMI,作为扫描信号,将第n级移位寄存器的输出信号(SRBOn)供给到与第(n+1)级相对应的像素上连接的栅极线(GLn+1)的,并且作为CSOUTn,将与第n级相对应的闩锁电路(CSLn)的输出供给到和与第n级相对应的像素的像素电极形成电容的CS总线,从而,在CC驱动中能够在不增大电路面积的情况下消除发生使影像信号显示开始的第一帧中的横线。

Patent Agency Ranking