-
公开(公告)号:CN103516352A
公开(公告)日:2014-01-15
申请号:CN201310232543.1
申请日:2013-06-13
Applicant: 索尼公司
Inventor: 久松康秋
IPC: H03K21/00 , H04N5/374 , H04N5/3745 , H04N5/378
CPC classification number: H04N5/3742 , H03K21/023 , H03K21/026 , H03K21/38 , H03K23/86 , H03M1/34 , H04N5/37455 , H04N5/3765
Abstract: 提供了计数器、计数方法、AD转换器、固态成像装置和电子装置。该计数器配置为在输入时钟的两个沿进行计数以输出对前一计数值和下一计数值的加法值或减法值,包括:锁存所述输入时钟的第一锁存电路;锁存来自所述第一锁存电路的输出的第二锁存电路;保持计数值的第0位的数据的保持部分;以及校正部分,在所述第二锁存电路的输出和所述保持部分的输出的基础上关于计数值的第一位及后续位的数据进行计数校正。
-
公开(公告)号:CN103259511A
公开(公告)日:2013-08-21
申请号:CN201310054010.9
申请日:2013-02-20
Applicant: 索尼公司
Inventor: 植野洋介
IPC: H03K5/22 , H03M1/12 , H04N5/374 , H04N5/3745 , H04N5/378
CPC classification number: H03M1/56 , G04F10/105 , H01L27/14612 , H03K5/08 , H03K5/153 , H03K5/2481 , H03M1/0863 , H03M1/12 , H03M1/123 , H03M1/125 , H03M1/34 , H03M1/466 , H04N5/335 , H04N5/357 , H04N5/3658 , H04N5/3742
Abstract: 一种比较器、转换器、固态成像器件、相机系统和电子装置。一种比较器,包括第一放大器、第二放大器和电位保持部分。第一放大器包括差分对晶体管,并且从第一输出节点输出对应于比较结果的电位的信号。所述差分对晶体管比较基准电压和输入信号的电势。第二放大器增益从所述第一放大器的所述第一输出节点输出的信号,并且从第二输出节点输出信号。电位保持部分将所述第二输出节点的电位保持在预定电位。所述第二放大器包括用于放大的晶体管和用于电流源的晶体管。电位保持部分保持所述第二放大器的所述第二输出节点的电位,使得所述第二放大器的用于电流源的晶体管不落入不满足饱和操作条件的电位。
-
公开(公告)号:CN101978604A
公开(公告)日:2011-02-16
申请号:CN200980109479.X
申请日:2009-03-17
Applicant: NXP股份有限公司
Inventor: 亨德里克·范德普洛格 , 埃尔温·杨森 , 康斯坦丁诺斯·多丽丝
IPC: H03M1/36
Abstract: 一种模数转换器,包括接收模拟输入信号的信号输入(6)和一组比较器(4)。每一个比较器(4)具有连接到信号输入(6)的第一输入(21)和连接到参考电压(16)的第二输入(22)。每一个比较器基于在第一输入(21)和第二输入(22)处的信号的比较结果产生输出。对于所有比较器,参考电压是相同的。该组比较器(4)对于参考电压(16)和输入信号具有不一样的响应,且归因于内部引起的偏移量。加法器(25)确定该组比较器的输出的和,且转换逻辑模块(27)产生依赖于确定的和的输出数字信号。可以提供多组比较器,每一组比较器具有不同的相应参考电压。
-
公开(公告)号:CN1929016A
公开(公告)日:2007-03-14
申请号:CN200610142398.8
申请日:2006-10-11
Applicant: 威盛电子股份有限公司
Inventor: 简志昌
Abstract: 数字器与相关充电泵是用来消除PN电流失配。充电泵包含一输入端、三个电流源、以及三个开关。充电泵的输入端是耦接于比较器的输出端以接收比较器的输出信号,且该输出信号是用来当作控制充电或放电的控制信号。三个开关的每一个开关包含一端耦接至其中一个电流源,并包含另一端选择性地根据比较器的输出信号来耦接至充电泵的其中一个差动输出端。充电泵的充电电流与放电电流的电流值相同,因此不需要增加校准电路来校准PN电流失配。
-
公开(公告)号:CN1661922A
公开(公告)日:2005-08-31
申请号:CN200510052142.3
申请日:2005-02-25
Applicant: 三洋电机株式会社
IPC: H03M1/12
Abstract: 提供一种通用性高的AD变换装置。AD变换装置具有包含多个信号变换单元,并使信号变换单元配置成多行多列的结构,该信号变换单元包括:AD变换电路,其将输入的模拟信号变换成规定位数的数字值DA变换电路,其将AD变换电路的输出变换成模拟信号;减法电路,其从输入模拟信号中减去DA变换电路的输出信号;放大电路,其放大减法电路的输出信号。通过将信号变换单元进行各种组合而不用变更信号变换单元的布图,就可实现各种性能的AD变换装置。
-
公开(公告)号:CN103973309B
公开(公告)日:2019-06-28
申请号:CN201410024179.4
申请日:2014-01-20
Applicant: 恩智浦美国有限公司
IPC: H03M3/00
Abstract: 一种ΣΔ调制器(100),包括接收模拟信号并且提供中间信号和第一量化器信号的第一电路,并且还包括接收第一量化器信号并且提供第一量化器输出的第一量化器(120)。还包括接收中间信号并且提供第二量化器信号的第二输入电路以及接收第二量化器信号并且提供第二量化器输出的第二量化器(142)。第一量化器包括具有第一参考输出和第一参考输出的负极性的可编程参考电压电路(204、208),具有耦合于第一量化器信号的第一输入、耦合于第一参考输出的第二输入的第一比较器(206)以及具有耦合于第一量化器信号的第二输入、耦合于负极性的第二输入的第二比较器(210)。第一和第二比较器具有形成第一量化器的输出的输出。
-
公开(公告)号:CN109479106A
公开(公告)日:2019-03-15
申请号:CN201780046031.2
申请日:2017-08-08
Applicant: 索尼半导体解决方案公司
Inventor: 榊原雅树
IPC: H04N5/3745 , H03K5/08 , H03K19/0185 , H04N5/378
CPC classification number: H03K5/2481 , H03K5/08 , H03K19/0185 , H03K19/20 , H03M1/34 , H03M1/56 , H04N5/3698 , H04N5/3745 , H04N5/37455 , H04N5/378 , H04N5/379
Abstract: 本发明涉及可以在提高比较器的判定速度的同时降低功耗的比较器、AD转换器、固体摄像装置、电子设备和比较器控制方法。比较器电路设置有:差分输入电路,其在第一电源电压下工作,并在输入信号的电压高于参考信号的电压时输出信号;正反馈电路,其在低于第一电源电压的第二电源电压下工作,并且加快当表示输入信号与参考信号之间的电压比较结果的比较结果信号基于来自差分输入电路的输出信号被反转时的转换速度;以及电压转换电路,其将来自差分输入电路的输出信号转换为与第二电源电压对应的信号。比较电路被配置成差分输入电路的源电压低于0V。本发明可以应用于例如针对固体摄像装置中的各像素布置的ADC等。
-
公开(公告)号:CN108809312A
公开(公告)日:2018-11-13
申请号:CN201810627193.1
申请日:2018-06-19
Applicant: 黄山学院
IPC: H03M1/34
CPC classification number: H03M1/34
Abstract: 本发明属于集成电路设计技术领域,具体为一种低电压电荷域流水线ADC子级电路,其包括2个低电压电荷传输电路、低电压电荷域子ADC电路、子DAC电路、2个大小相等的电荷传输电容C0n和C0p、2K+1‑2个大小相等的电荷加减电容以及2个复位开关。其优点是:本发明所提供的低电压电荷域流水线ADC子级电路,克服了现有电荷域流水线ADC子级电路中信号摆幅受限的问题,可以广泛应用于低电压电荷域流水线ADC电路中。
-
公开(公告)号:CN108432142A
公开(公告)日:2018-08-21
申请号:CN201780005126.X
申请日:2017-04-12
Applicant: 密克罗奇普技术公司
CPC classification number: H03M1/34 , H03K5/131 , H03K5/14 , H03K2005/00058 , H03M1/007 , H03M1/1009 , H03M1/1028 , H03M1/1057 , H03M1/1071 , H03M1/18 , H03M1/38 , H03M1/502
Abstract: 本发明的实施例包含一种差分数字延迟线模/数转换器ADC,其包括包含串联耦合的延迟单元的差分数字延迟线,其中第一延迟线的延迟时间由所述ADC的第一输入控制,且第二延迟线的延迟时间由所述ADC的第二输入控制。所述ADC包含:一对旁通多路复用器,其耦合于所述串联耦合的延迟单元中的预定义节点位置处;锁存器,其各自与所述串联耦合的延迟单元耦合;转换器电路,其与所述多个锁存器耦合且经配置以将来自所述锁存器的数据转换成所述ADC的输出值;及逻辑电路,其经配置以取决于所述差分数字延迟线模/数转换器的选定分辨率而选择从所述串联耦合的延迟单元到所述锁存器的数据。
-
公开(公告)号:CN105511699B
公开(公告)日:2018-07-24
申请号:CN201510867312.7
申请日:2013-01-23
Applicant: 禾瑞亚科技股份有限公司
Inventor: 张钦富
IPC: G06F3/044 , G01R19/257
CPC classification number: H03K19/0005 , G01R27/2605 , H03M1/34
Abstract: 本发明是有关于一种阻值转移电路,其位于一第一集成电路,包括:一第一输入电阻,接收一第一电压;一第一反相闭回路放大器,包括一第一正输入、一第一负输入与一第一输出,所述第一输出经由一第一参考电阻耦合于所述第一负输入以构成一第一闭回路,并且所述第一负输入经由所述第一输入电阻接收所述第一电压输入,其中所述第一输入电阻与所述第一参考电阻是以相同阻值设计;以及一第二输入电阻,耦合于所述第一输出,其中耦合于该第二输入电阻的该第一输出通过外接脚连接至位于一第二集成电路上的一第二阻值转移电路。
-
-
-
-
-
-
-
-
-