-
公开(公告)号:CN106576149B
公开(公告)日:2020-01-14
申请号:CN201580043015.9
申请日:2015-08-06
Applicant: 索尼公司
Abstract: 本发明涉及能够高速地执行增益转换的固态摄像元件和电子装置。斜波生成电路包括与所需增益的类型(例如,两种类型,即,低增益和高增益)相对应的数量的采样保持电路和斜波生成DAC。两个采样保持电路可以分别保持不同增益的增益DAC输出电压。由此,能够通过斜波选择信号实现至保持所需增益电压的斜波生成DAC的切换。本发明可例如应用于用于成像装置的CMOS固态图像传感器。
-
公开(公告)号:CN103516352B
公开(公告)日:2017-11-17
申请号:CN201310232543.1
申请日:2013-06-13
Applicant: 索尼公司
Inventor: 久松康秋
IPC: H03K21/00 , H04N5/374 , H04N5/3745 , H04N5/378
CPC classification number: H04N5/3742 , H03K21/023 , H03K21/026 , H03K21/38 , H03K23/86 , H03M1/34 , H04N5/37455 , H04N5/3765
Abstract: 提供了计数器、计数方法、AD转换器、固态成像装置和电子装置。该计数器配置为在输入时钟的两个沿进行计数以输出对前一计数值和下一计数值的加法值或减法值,包括:锁存所述输入时钟的第一锁存电路;锁存来自所述第一锁存电路的输出的第二锁存电路;保持计数值的第0位的数据的保持部分;以及校正部分,在所述第二锁存电路的输出和所述保持部分的输出的基础上关于计数值的第一位及后续位的数据进行计数校正。
-
公开(公告)号:CN102244742A
公开(公告)日:2011-11-16
申请号:CN201110124501.7
申请日:2011-05-13
Applicant: 索尼公司
CPC classification number: H04N5/378 , H03M1/0612 , H03M1/123 , H03M1/56 , H03M1/687 , H03M1/745 , H03M1/747 , H04N5/3745
Abstract: 一种信号处理电路包含:基准信号生成电路,其通过改变电流生成电压值随着时间经过而变化的斜坡波形的基准信号;以及信号处理单元,其包括多个处理部分,所述多个处理部分处理作为斜坡波的基准信号以及所提供的模拟信号的电位,其中,所述基准信号处理电路具有通过从开始生成基准信号时调节电流或者至少在开始生成基准信号时调节基准信号的电平以调节基准信号的偏移的功能。
-
公开(公告)号:CN102934364B
公开(公告)日:2016-03-30
申请号:CN201180028180.9
申请日:2011-04-22
Applicant: 索尼公司
IPC: H03M1/56 , H01L27/146 , H04N5/378
CPC classification number: H04N5/357 , H01L27/14609 , H03M1/0624 , H03M1/123 , H03M1/14 , H03M1/56 , H04N5/3742 , H04N5/3765 , H04N5/378
Abstract: 在这里描述了具有模数转换器的固态成像器件和模数转换方法。固态成像器件的示例包括位不一致性防止部分,其配置为防止低级位锁存部分和高级位计数部分的输出之间的位不一致性。
-
公开(公告)号:CN101803199A
公开(公告)日:2010-08-11
申请号:CN200880107809.7
申请日:2008-09-25
Applicant: 索尼公司
Inventor: 久松康秋
CPC classification number: H04N5/363 , H03K23/62 , H03M1/1023 , H03M1/12 , H03M1/123 , H03M1/1295 , H03M1/20 , H03M1/56 , H04N5/335 , H04N5/378
Abstract: 本发明提供一种A/D转换电路,其中,计数器被设置为能够在时钟的两个边沿执行计数,在保持向上/向下计数值的同时能够切换向上/向下计数值,并且即使在两个边沿进行计数,计数操作的占空比也难以失真。将ADC(15A)被配置为使用比较器(151)和计数器(152)的积分型A/D转换电路。计数器(152)具有在保持值的同时将计数模式从向上计数切换到向下计数以及从向下计数切换到向上计数的功能、以输入时钟频率2倍的频率在输入时钟(CK)的上升沿和下降沿执行计数的功能、以及根据比较器(151)的输出信号对输入时钟(CK)进行锁存并将锁存数据的非反转或反转数据设定为LSB的数据的功能。
-
公开(公告)号:CN104205811A
公开(公告)日:2014-12-10
申请号:CN201380015705.4
申请日:2013-02-20
Applicant: 索尼公司
CPC classification number: H04N5/37455 , H03K4/08 , H03K21/023 , H03M1/002 , H03M1/0617 , H03M1/0624 , H03M1/0845 , H03M1/0863 , H03M1/12 , H03M1/123 , H03M1/56 , H04N5/3577 , H04N5/378 , H04N5/379
Abstract: 本发明涉及这样一种列A/D转换器、列A/D转换方法、成像设备、以及照相机系统:能够通过分散计数操作期间所消耗的电流降低IR降的量,减轻计数器特性劣化,易于降低电源电压波动量,并且实现了按低电源电压的操作。所述列A/D转换器包括多个列处理单元,其包括A/D转换功能;多个计数器,其配置为响应于参照时钟来生成数字码,并且相应于每一列处理单元或者一组列处理单元被布置;以及计数开始偏移单元,其配置为在将参照时钟供应到计数器之前在每一计数器中触发伪计数操作,并且针对所述多个计数器中至少两个或者更多的计数器来偏移计数开始码。
-
公开(公告)号:CN104205811B
公开(公告)日:2019-01-25
申请号:CN201380015705.4
申请日:2013-02-20
Applicant: 索尼公司
Abstract: 本发明涉及这样一种列A/D转换器、列A/D转换方法、成像设备、以及照相机系统:能够通过分散计数操作期间所消耗的电流降低IR降的量,减轻计数器特性劣化,易于降低电源电压波动量,并且实现了按低电源电压的操作。所述列A/D转换器包括多个列处理单元,其包括A/D转换功能;多个计数器,其配置为响应于参照时钟来生成数字码,并且相应于每一列处理单元或者一组列处理单元被布置;以及计数开始偏移单元,其配置为在将参照时钟供应到计数器之前在每一计数器中触发伪计数操作,并且针对所述多个计数器中至少两个或者更多的计数器来偏移计数开始码。
-
公开(公告)号:CN106576149A
公开(公告)日:2017-04-19
申请号:CN201580043015.9
申请日:2015-08-06
Applicant: 索尼公司
Abstract: 本发明涉及能够高速地执行增益转换的固态摄像元件和电子装置。斜波生成电路包括与所需增益的类型(例如,两种类型,即,低增益和高增益)相对应的数量的采样保持电路和斜波生成DAC。两个采样保持电路可以分别保持不同增益的增益DAC输出电压。由此,能够通过斜波选择信号实现至保持所需增益电压的斜波生成DAC的切换。本发明可例如应用于用于成像装置的CMOS固态图像传感器。
-
公开(公告)号:CN103516352A
公开(公告)日:2014-01-15
申请号:CN201310232543.1
申请日:2013-06-13
Applicant: 索尼公司
Inventor: 久松康秋
IPC: H03K21/00 , H04N5/374 , H04N5/3745 , H04N5/378
CPC classification number: H04N5/3742 , H03K21/023 , H03K21/026 , H03K21/38 , H03K23/86 , H03M1/34 , H04N5/37455 , H04N5/3765
Abstract: 提供了计数器、计数方法、AD转换器、固态成像装置和电子装置。该计数器配置为在输入时钟的两个沿进行计数以输出对前一计数值和下一计数值的加法值或减法值,包括:锁存所述输入时钟的第一锁存电路;锁存来自所述第一锁存电路的输出的第二锁存电路;保持计数值的第0位的数据的保持部分;以及校正部分,在所述第二锁存电路的输出和所述保持部分的输出的基础上关于计数值的第一位及后续位的数据进行计数校正。
-
公开(公告)号:CN101803199B
公开(公告)日:2013-08-28
申请号:CN200880107809.7
申请日:2008-09-25
Applicant: 索尼公司
Inventor: 久松康秋
CPC classification number: H04N5/363 , H03K23/62 , H03M1/1023 , H03M1/12 , H03M1/123 , H03M1/1295 , H03M1/20 , H03M1/56 , H04N5/335 , H04N5/378
Abstract: 本发明提供一种A/D转换电路,其中,计数器被设置为能够在时钟的两个边沿执行计数,在保持向上/向下计数值的同时能够切换向上/向下计数值,并且即使在两个边沿进行计数,计数操作的占空比也难以失真。将ADC(15A)被配置为使用比较器(151)和计数器(152)的积分型A/D转换电路。计数器(152)具有在保持值的同时将计数模式从向上计数切换到向下计数以及从向下计数切换到向上计数的功能、以输入时钟频率2倍的频率在输入时钟(CK)的上升沿和下降沿执行计数的功能、以及根据比较器(151)的输出信号对输入时钟(CK)进行锁存并将锁存数据的非反转或反转数据设定为LSB的数据的功能。
-
-
-
-
-
-
-
-
-