-
公开(公告)号:CN100363973C
公开(公告)日:2008-01-23
申请号:CN200410078935.8
申请日:2004-09-16
Applicant: 夏普株式会社
CPC classification number: G09G3/3648 , G09G2310/0251 , G09G2310/0297 , G09G2320/0219
Abstract: 本发明的课题是,在各水平期间,以与RGB对应地设置的3条数据信号线为1组,在数据信号供给期间之前,由于在规定期间同时将开关接通,将规定的电位供给各数据信号线,同时对数据信号线的各组进行预充电工作。在其后的数据信号供给期间,使RGB的数据信号线的各开关依次导通,在此时所选择的扫描信号线的像素上,经数据信号线供给RGB的各数据。由此,在以连续配置的多条数据信号线为1组,以时分方式驱动的显示装置中,可减少显示时的突上电位变动。
-
公开(公告)号:CN101103530A
公开(公告)日:2008-01-09
申请号:CN200680001961.8
申请日:2006-01-11
Applicant: 夏普株式会社
IPC: H03M1/74
CPC classification number: H03M1/802
Abstract: 一种用于转换输入n位数字码的数模转换器(10),其中n是大于1的整数,具有一n位数字输入以及一用于连接至负载的输出,并且包括:一(n-1)个开关电容器的阵列;以及一开关装置。该开关装置在操作的零位调整阶段中适于将第一基准电压(V1)连接至该阵列的至少一个电容器(Ci)的第一板、并将该至少一个电容器的第二板连接至一电压(V2、V3),该电压对于输入数字码的至少一个值而言是与第一基准电压(V1)不同的;并且在操作的解码阶段进一步地适于根据输入数字码的值来使电荷能被注入至少一个电容器(Ci)。该转换器可以是其输出直接连接至电容性负载的无缓冲转换器。
-
公开(公告)号:CN1282358C
公开(公告)日:2006-10-25
申请号:CN200310114317.X
申请日:2003-11-12
Applicant: 夏普株式会社
CPC classification number: G09G3/3685 , G09G3/20 , G09G3/2011 , G09G2310/0297
Abstract: 本发明的数据信号线驱动电路中,对转送2相化了的视频信号的2条视频信号线,形成由2条连续连接的数据信号线组成的数据信号线群。构成视频信号取入部的移位寄存器SR、驱动切换电路及波形整形电路驱动各数据信号线,以便在从2条视频信号线分别集中上述数据信号线群并作为1个块时,按该块单位,从该视频信号线向各数据信号线群的数据信号线取入视频信号。这样,可提供一种在进行多相展开时,与高分辨率驱动时相比,可降低低分辨率驱动时的电耗的数据信号线驱动电路。
-
公开(公告)号:CN1265336C
公开(公告)日:2006-07-19
申请号:CN02151490.9
申请日:2002-09-25
Applicant: 夏普株式会社
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2310/0248 , G09G2330/021
Abstract: 在非扫描期间,通过充电电路把数据信号线驱动电路(SD)的输出变成高阻抗而处于浮动状态的数据信号线(S)的电位充电到该帧的数据信号的大致中间电位。从而各象素电容的电位相对于数据信号线S的电位不会产生非常大的偏差,这样可以抑制通过各象素的有源元件的漏电流的偏差。因此可以减少象素(PIX)的电位变动,提高上述非扫描期间的显示质量。即在有源矩阵式的液晶显示装置中,通过在待机画面等情况下把非扫描期间设定得比扫描期间充分地长,而使帧频降低,可以降低电功率消耗,以能提高显示质量。
-
公开(公告)号:CN1197250C
公开(公告)日:2005-04-13
申请号:CN01122895.4
申请日:2001-05-09
Applicant: 夏普株式会社
IPC: H03M1/66
CPC classification number: H03M1/682 , G09G3/3688 , G09G2310/0248 , G09G2310/027 , H03M1/687 , H03M1/765 , H03M1/804
Abstract: 一种数模转换器包括第一转换器级1,用于通过选择合适的低阻抗参考电压将一个k位输入信号中的m位最高有效位转换到上限电压VH和下限电压VL;第二转换器级2,在电压限VL和VH确定的电压范围内执行k位输入信号中n位最低有效位的线性转换;包括开关SW1和SW2的预充电电路,将级2与在预充电阶段充电至电压限VL的负载CLOAD断开连接。随后负载与电压限VL断开连接,并连至级2的输出,来完成将负载CLOAD充电至转换器的输出电压。
-
公开(公告)号:CN1574099A
公开(公告)日:2005-02-02
申请号:CN200410047700.2
申请日:2004-06-09
Applicant: 夏普株式会社
CPC classification number: G06F5/01 , G09G3/006 , G09G3/20 , G09G2310/0267 , G09G2310/0275 , G09G2310/0283 , G09G2310/0289 , G09G2330/12
Abstract: 本发明具备:移位寄存器部,其具有与时钟信号同步动作的多段的双稳态多谐振荡器,按照从外部输入的方向指示信号来切换移位方向;波形变更部,其取得从多段的双稳态多谐振荡器中第1规定段的双稳态多谐振荡器输出的信号,并变更该信号的波形;检查信号切换部,其取得被波形变更部变更了波形的信号和从第2规定段的双稳态多谐振荡器输出的信号,按照方向指示信号,来切换并输出这些信号中的任一信号。
-
公开(公告)号:CN1506926A
公开(公告)日:2004-06-23
申请号:CN200310120275.0
申请日:2003-12-12
Applicant: 夏普株式会社
CPC classification number: G09G3/3688 , G09G3/3607 , G09G3/3677 , G09G2300/043 , G09G2310/0248 , G09G2320/0223 , G09G2330/021
Abstract: 这种在驱动电路中输入互相相关的多个信号,其中的至少1个信号也共同输入到其它电路的构成中,不对导致电耗增加的信号本身实施加工,来抑制基于相关信号间配线负荷的不同的相位关系偏差。第1及第2时钟信号被输入到第1数据信号线驱动电路。其中的第1时钟信号也共同输入到第2数据信号线驱动电路。为使基于配线1与配线2之间的敷设差异的配线负荷相一致,在配线2中设有虚配线,由虚配线与液晶层及对置电极来形成附加电容部。
-
-
-
-
-
-