-
公开(公告)号:CN1121232A
公开(公告)日:1996-04-24
申请号:CN95102352.7
申请日:1995-03-22
Applicant: 夏普株式会社
IPC: G09G3/00 , H03K17/687 , H03F1/22
CPC classification number: G09G3/3688 , H03F3/345
Abstract: 本发明揭示的抽样电路使p沟道晶体管方信号通路后级两个反相电路所加的电源电压VDD、VEE,相对于其他反相电路所加的电源电压VCC、VSS作正向偏移,利用此电源结构,由n沟道晶体管和p沟道晶体管分别从视频信号线取入低电位视频信号和高电位视频信号,提供给数据信号线,这样,可减小抽样开关导通时的栅极输入电压;利用上述电源电压的电平移动,振幅小的信号也能写入和保持,因此,使用低耐压元件也无损电路特性。
-
公开(公告)号:CN1271587C
公开(公告)日:2006-08-23
申请号:CN02157446.4
申请日:2002-12-18
Applicant: 夏普株式会社
CPC classification number: G09G3/3688 , G09G3/3614 , G09G3/3648 , G09G3/3666 , G09G3/3677 , G09G2310/0213 , G09G2310/0232 , G09G2310/027 , G09G2310/0283 , G09G2310/0297 , G09G2310/04 , G09G2320/0214 , G09G2320/10 , G09G2330/021
Abstract: 一种显示装置及其驱动方法。控制写入像素PIX的控制信号发生电路CTL不仅最初的帧,而且还定期地,或对任意帧一次将作为不显示用的电压VB或VW写入驱动不显示区域的像素的数据信号线驱动电路SD2。即以比每帧进行再生的数据信号线驱动电路SD1大的间隔使显示区域的像素再生。因此,有源元件的迁移率高,既便截止时漏电流大,又因使用后照灯引起的光电效应造成的电荷积累增大,对显示区域的写入都不会影响不显示区域,在该不显示区域上不会产生不希望的显示,能抑制电耗,并提高部分显示的显示品质。
-
公开(公告)号:CN1387177A
公开(公告)日:2002-12-25
申请号:CN02120001.7
申请日:2002-05-17
Applicant: 夏普株式会社
CPC classification number: G09G3/3688 , G09G3/20 , G09G2310/0289 , G09G2330/021
Abstract: 本发明涉及信号处理电路、低电压信号发生器及具有这些构件的图像显示装置。本发明具有采用高逻辑振幅信号进行逻辑运算的第1逻辑运算电路、具有负载电容的传输系统、以及降压电平移动电路即低电压信号发生器,所述降压电平移动电路从第1逻辑运算电路输入高逻辑振幅信号,将该信号变换为振幅小于该信号的低逻辑振幅信号,并将变换的低逻辑振幅信号输给传输系统。这样,在第1逻辑运算电路由于采用高逻辑振幅信号,因此具有不会引起误动作,能够高速运算的效果。而在具有负载电容的传输系统中,传输低逻辑振幅信号,因此具有能够抑制消耗功率增加及不需要的辐射的效果。
-
公开(公告)号:CN1115535A
公开(公告)日:1996-01-24
申请号:CN94120747.1
申请日:1994-12-24
Applicant: 夏普株式会社
IPC: H04N1/00
CPC classification number: G09G3/2011 , G09G3/3614 , G09G3/3648 , G09G3/3655 , G09G3/3659 , G09G3/3677 , G09G3/3688 , G09G2310/0224 , G09G2310/027 , G09G2310/0297 , G09G2330/021
Abstract: 本发明公开了一种图像显示装置,它可大量降低电功率消耗,并使元件低耐压化。从而可以抑制数据信号线(SLi、SLi+1)的充放电电流,降低数据信号线驱动电路(3、4)的操作电压。其结果是可以使用像显示装置低电功率消耗化,构成元件低耐压化,并可以降低制作成本和运行成本。
-
公开(公告)号:CN101103530B
公开(公告)日:2010-10-27
申请号:CN200680001961.8
申请日:2006-01-11
Applicant: 夏普株式会社
IPC: H03M1/74
CPC classification number: H03M1/802
Abstract: 一种用于转换输入n位数字码的数模转换器(10),其中n是大于1的整数,具有一n位数字输入以及一用于连接至负载的输出,并且包括:一(n-1)个开关电容器的阵列;以及一开关装置。该开关装置在操作的零位调整阶段中适于将第一基准电压(V1)连接至该阵列的至少一个电容器(Ci)的第一板、并将该至少一个电容器的第二板连接至一电压(V2、V3),该电压对于输入数字码的至少一个值而言是与第一基准电压(V1)不同的;并且在操作的解码阶段进一步地适于根据输入数字码的值来使电荷能被注入至少一个电容器(Ci)。该转换器可以是其输出直接连接至电容性负载的无缓冲转换器。
-
公开(公告)号:CN101103530A
公开(公告)日:2008-01-09
申请号:CN200680001961.8
申请日:2006-01-11
Applicant: 夏普株式会社
IPC: H03M1/74
CPC classification number: H03M1/802
Abstract: 一种用于转换输入n位数字码的数模转换器(10),其中n是大于1的整数,具有一n位数字输入以及一用于连接至负载的输出,并且包括:一(n-1)个开关电容器的阵列;以及一开关装置。该开关装置在操作的零位调整阶段中适于将第一基准电压(V1)连接至该阵列的至少一个电容器(Ci)的第一板、并将该至少一个电容器的第二板连接至一电压(V2、V3),该电压对于输入数字码的至少一个值而言是与第一基准电压(V1)不同的;并且在操作的解码阶段进一步地适于根据输入数字码的值来使电荷能被注入至少一个电容器(Ci)。该转换器可以是其输出直接连接至电容性负载的无缓冲转换器。
-
公开(公告)号:CN1265336C
公开(公告)日:2006-07-19
申请号:CN02151490.9
申请日:2002-09-25
Applicant: 夏普株式会社
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2310/0248 , G09G2330/021
Abstract: 在非扫描期间,通过充电电路把数据信号线驱动电路(SD)的输出变成高阻抗而处于浮动状态的数据信号线(S)的电位充电到该帧的数据信号的大致中间电位。从而各象素电容的电位相对于数据信号线S的电位不会产生非常大的偏差,这样可以抑制通过各象素的有源元件的漏电流的偏差。因此可以减少象素(PIX)的电位变动,提高上述非扫描期间的显示质量。即在有源矩阵式的液晶显示装置中,通过在待机画面等情况下把非扫描期间设定得比扫描期间充分地长,而使帧频降低,可以降低电功率消耗,以能提高显示质量。
-
公开(公告)号:CN1197250C
公开(公告)日:2005-04-13
申请号:CN01122895.4
申请日:2001-05-09
Applicant: 夏普株式会社
IPC: H03M1/66
CPC classification number: H03M1/682 , G09G3/3688 , G09G2310/0248 , G09G2310/027 , H03M1/687 , H03M1/765 , H03M1/804
Abstract: 一种数模转换器包括第一转换器级1,用于通过选择合适的低阻抗参考电压将一个k位输入信号中的m位最高有效位转换到上限电压VH和下限电压VL;第二转换器级2,在电压限VL和VH确定的电压范围内执行k位输入信号中n位最低有效位的线性转换;包括开关SW1和SW2的预充电电路,将级2与在预充电阶段充电至电压限VL的负载CLOAD断开连接。随后负载与电压限VL断开连接,并连至级2的输出,来完成将负载CLOAD充电至转换器的输出电压。
-
公开(公告)号:CN1164969C
公开(公告)日:2004-09-01
申请号:CN01123306.0
申请日:2001-06-19
Applicant: 夏普株式会社
CPC classification number: G02F1/13452 , G02F1/13454
Abstract: 一种液晶显示装置包括:一基底衬底,该基底衬底包括一显示区域;一设置在显示区域周围的驱动电路系统区域、一液晶层和一穿过液晶层在基底衬底对面的反衬底。在显示区域上设置一像素电极和驱动像素电极的像素驱动元件,在驱动电路系统区域上设置一控制像素电极和像素驱动元件的驱动电路系统部分。在至少覆盖一部分的驱动电路区域上设置一绝缘层。在绝缘层上设置一公共过渡电极(common transition electrode)。公共过渡电极(common transition electrode)与反衬底上的反电极电连接。
-
公开(公告)号:CN1136529C
公开(公告)日:2004-01-28
申请号:CN95102352.7
申请日:1995-03-22
Applicant: 夏普株式会社
IPC: G09G3/00
CPC classification number: G09G3/3688 , H03F3/345
Abstract: 本发明揭示的抽样电路使p沟道晶体管方信号通路后级两个反相电路所加的电源电压VDD、VEE,相对于其他反相电路所加的电源电压VCC、VSS作正向偏移,利用此电源结构,由n沟道晶体管和p沟道晶体管分别从视频信号线取入低电位视频信号和高电位视频信号,提供给数据信号线,这样,可减小抽样开关导通时的栅极输入电压;利用上述电源电压的电平移动,振幅小的信号也能写入和保持,因此,使用低耐压元件也无损电路特性。
-
-
-
-
-
-
-
-
-