纳米继电器阵列电压调节方法、装置、计算机设备

    公开(公告)号:CN117032366A

    公开(公告)日:2023-11-10

    申请号:CN202310869417.0

    申请日:2023-07-14

    Abstract: 本申请涉及一种纳米继电器阵列电压调节方法、装置、计算机设备。该方法包括:根据预设采样规则,采样纳米继电器阵列的实际工作电流,预设采样规则为在预设采样频率下进行预设次数的采样,但仍未正确采样到工作电流时,调节预设采样频率并以调节后的预设采样频率进行采样,直至正确采样到纳米继电器阵列的工作电流;根据实际工作电流,确定纳米继电器阵列的运算工作电压,运算工作电压用于表征纳米继电器阵列的实际工作电压大小;确定运算工作电压和纳米继电器阵列的额定电压的电压偏差值;在电压偏差值大于预设电压偏差值时,根据电压偏差值调节纳米继电器阵列的工作电压。采用本方法能够精准地进行工作电压调节,保证工作稳定性和可靠性。

    电力纳米继电器安全运行方法及装置

    公开(公告)号:CN116319080A

    公开(公告)日:2023-06-23

    申请号:CN202310548243.8

    申请日:2023-05-16

    Abstract: 本申请涉及一种电力纳米继电器安全运行方法、装置、设备和介质。所述方法包括:获取主纳米继电器阵列的受攻击信息;根据受攻击信息得到第一加密数据;根据受攻击信息启动备用纳米继电器阵列;将第一加密数据传输至备用纳米继电器阵列;根据第一加密数据得到第一解密数据;根据第一解密数据控制备用纳米继电器阵列运行。通过主纳米继电器阵列受到网络攻击时发出的受攻击信息,将主纳米继电器阵列的当前数据通过加密后发送至备用纳米继电器阵列,使备用纳米继电器阵列可以根据解密后的数据继续控制电力系统,从而保证了电力系统在受到攻击的情况下,可以正常、稳定、可靠的运行,不仅运行方法更加安全有效,而且运行效率也较高。

    纳米继电器算力资源调度方法及装置

    公开(公告)号:CN116302580A

    公开(公告)日:2023-06-23

    申请号:CN202310596527.4

    申请日:2023-05-25

    Abstract: 本申请涉及一种纳米继电器算力资源调度方法、装置、计算机设备、存储介质和计算机程序产品。方法包括:在纳米继电器节点集合中的各纳米继电器节点执行运算任务的过程中,确定运算任务执行状态为失败状态的纳米继电器节点为异常纳米继电器节点;获取各异常纳米继电器节点对应的算力资源需求量和算力资源占有量;根据算力资源需求量和算力资源占有量,确定各异常纳米继电器节点的算力评估结果;根据各算力评估结果,确定目标纳米继电器节点和待调度纳米继电器节点;根据待调度纳米继电器节点的调度优先级别,指示目标纳米继电器节点调度待调度纳米继电器节点重新执行运算任务。采用本方法能够提高电力专用芯片的纳米继电器节点的算力资源调度效率。

    应用于芯片的功耗调节方法、装置、电子设备及存储介质

    公开(公告)号:CN115657835A

    公开(公告)日:2023-01-31

    申请号:CN202211419927.X

    申请日:2022-11-14

    Abstract: 本发明公开了一种应用于芯片的功耗调节方法、装置、电子设备及存储介质。该方法包括:获取芯片中各运行节点同步产生的待处理运行数据;基于当前运行节点的待处理运行数据,确定当前运行节点所对应的待使用运行数据,并基于待使用运行数据确定功耗信息;基于各运行节点的功耗信息和相应的预设功耗阈值,确定异常运行节点;基于各异常运行节点的功耗信息和相应的调配任务属性,确定目标调节数据,以使在基于目标调节数据调整各异常运行节点的工作频率时调节芯片的功耗。解决了现有技术中通过调节工作频率调节芯片功耗,导致存在降低芯片功耗效果差的问题,实现提高功耗计算准确性,提高工作频率调节的准确性,达到提高降低芯片功耗效果的效果。

    一种基于专用芯片的自主可控配电控制模组

    公开(公告)号:CN115048157B

    公开(公告)日:2022-11-11

    申请号:CN202210971060.2

    申请日:2022-08-12

    Abstract: 本申请涉及一种基于专用芯片的自主可控配电控制模组。所述配电控制模组包括存储单元和多核芯片,将多核芯片中的核心进行功能划分,具体划分为一个驱动核和至少一个应用核,而驱动核中包含至少两个驱动单元,应用核包括若干执行单元,根据执行单元和驱动单元的对应关系,基于执行单元的类型,基于统一格式下,配置一个适用于各个执行单元的驱动文件,通过对统一格式下驱动文件的各个节点对应的端口和端口属性进行配置并将配置后的驱动文件存储在存储单元中,可以快速实现驱动文件的配置,无需对各执行单元进行独立且具体的驱动程序的开发和烧录,从而实现基于驱动核对驱动文件的集中配置,降低开发难度,进而实现快速的驱动集成。

    电力专用时钟分路复用电路

    公开(公告)号:CN115065436A

    公开(公告)日:2022-09-16

    申请号:CN202210984014.6

    申请日:2022-08-16

    Abstract: 本申请涉及一种电力专用时钟分路复用电路,包括:时钟发生电路、时钟缓冲电路、电网芯片、至少一个端口物理层PHY芯片;电网芯片上集成有至少两个介质访问控制器MAC;时钟发生电路与时钟缓冲电路连接,时钟缓冲电路的第一输出端与电网芯片的第一时钟引脚连接,第一时钟引脚分别与各MAC连接,时钟缓冲电路的第二输出端分别与各PHY芯片的第二时钟引脚连接;时钟发生电路生成时钟信号;时钟缓冲电路生成第一同源时钟信号和第二同源时钟信号,并将第一同源时钟信号传输至电网芯片的第一时钟引脚,将第二同源时钟信号分别传输至各PHY芯片的第二时钟引脚。该电力专用时钟分路复用电路减少了以太网接口电路的引脚布线的数量。

    多线程任务调度优化方法
    39.
    发明授权

    公开(公告)号:CN113835866B

    公开(公告)日:2024-02-20

    申请号:CN202111175609.9

    申请日:2021-10-09

    Abstract: 本申请涉及多线程任务调度优化方法。方法包括:确定多个CPU处理多个任务的核间负载差值和核间通信总量,建立任务分配目标函数并求解,得到任务分配结果;基于任务分配结果,确定多个任务关系值和多个线程关系值,建立线程分割目标函数并求解,得到线程分割结果,为线程分割结果中的每个线程配置通信模块,线程分割结果用于反映任一CPU通过多个线程处理任一CPU的若干任务;确定多个通信模块启动时长和多个通信模块执行时长,建立通信模块调度目标函数并求解,得到通信模块调度结果。本申请能够适用于多种应用场景,并且得到全局最优任务调度结果。

    ADC芯片的校准方法和可靠性验证方法

    公开(公告)号:CN117411482A

    公开(公告)日:2024-01-16

    申请号:CN202311487966.8

    申请日:2023-11-08

    Abstract: 本发明公开了一种ADC芯片的校准方法和可靠性验证方法,属于模数转换器技术领域。ADC芯片的校准方法包括:基于预设模拟输入信号与实际模拟输入信号之间的误差,对所述ADC芯片的校准函数中的校准参数进行迭代调整,直至满足迭代停止条件,得到目标校准函数;其中,所述校准函数用于对所述ADC芯片的输出信号进行校准;获取所述ADC芯片根据用于校验的模拟输入信号转换得到的输出信号,基于所述目标校准函数校准所述输出信号得到目标校准信号;若所述目标校准信号与所述用于校验的模拟输入信号对应的标准输出信号之间的误差在第一预设范围内,确认所述ADC芯片完成校准。本发明实施例可以提高ADC芯片的信号转换精度。

Patent Agency Ranking