ADC性能评估装置、系统和方法
    1.
    发明公开

    公开(公告)号:CN117544167A

    公开(公告)日:2024-02-09

    申请号:CN202311487858.0

    申请日:2023-11-08

    Abstract: 本发明公开了一种ADC性能评估装置、系统和方法,属于ADC测试技术领域。ADC性能评估装置,其特征在于,包括:基础信号源、多个信号源接口、波形叠加器和主控模块。不同信号源接口连接不同的信号源;波形叠加器分别与基础信号源和各信号源接口连接,且连接待测ADC的输入端;主控模块分别连接基础信号源、各信号源接口和波形叠加器;主控模块根据测试脚本控制基础信号源的工作状态,控制各信号源接口的通断状态,控制波形叠加器将接入的各源信号进行波形叠加生成测试信号,接收待测ADC根据测试信号输出的数字信号,并根据数字信号对待测ADC进行性能评估。本发明支持复杂波形的生成,可提升ADC性能评估结果的真实性和可靠性。

    基于低延迟互联网通信系统的芯片

    公开(公告)号:CN116662249A

    公开(公告)日:2023-08-29

    申请号:CN202310559048.5

    申请日:2023-05-17

    Abstract: 本申请涉及一种基于低延迟互联网通信系统的芯片。芯片包括采用低延迟互联网通信系统的若干节点;节点包括GMAC单元,以及均连接GMAC单元的处理器单元、MC单元和NIC单元;其中,GMAC单元被配置为响应于接收到来自本地节点或外部节点的处理器单元的访问请求,将访问请求传输给MC单元或NIC单元;节点还包括全局同步单元,全局同步单元分别连接处理器单元和NIC单元;全局同步单元被配置为响应于接收到同步请求,将同步请求传输给相应的处理器单元,本地节点或外部节点的处理器单元基于接收到的同步请求调整计算进程,以与各节点执行同步操作。本申请通过为芯片中的各个节点配置全局同步单元,保证各节点之间的计算进程同步,提升并行计算的正确性和稳定性。

    零序导纳保护纳米继电器

    公开(公告)号:CN116169651A

    公开(公告)日:2023-05-26

    申请号:CN202310454248.4

    申请日:2023-04-25

    Abstract: 本申请涉及一种零序导纳保护纳米继电器。所述零序导纳保护纳米继电器包括:数据采集模块,数据采集模块用于采集零序电压和零序电流;数据处理模块,数据处理模块连接数据采集模块;数据处理模块用于处理零序电压和零序电流,得到零序导纳;第一逻辑比较模块,第一逻辑比较模块连接数据处理模块;第一逻辑比较模块将零序导纳与零序导纳保护纳米继电器的动作特性进行比较,在零序导纳位于动作区时输出第一开关量信号;第一开关量信号用于零序导纳保护纳米继电器的动作保护。采用上述零序导纳保护纳米继电器能够提高零序导纳保护的灵敏度。

    一种V93000平台下的ADC参数测试方法

    公开(公告)号:CN117749178A

    公开(公告)日:2024-03-22

    申请号:CN202311649320.5

    申请日:2023-12-01

    Abstract: 本发明公开了一种V93000平台下的ADC参数测试方法。该V93000平台下的ADC参数测试方法包括:在V93000平台上对待测ADC芯片进行测试,并采集第一种数据和第二种数据;其中,第一种数据为满足输入信号具有谐波失真,并对输入信号进行非相干采样;第二种数据为满足输入信号幅度范围超出ADC的满量程范围,并对输入信号进行非相干采样;对第一种数据进行基波谐波二次估计;对第二种数据进行削波识别与替换。由此可知,通过基波谐波二次估计法可以极大改善由非相干采样引起的频谱泄漏现象,同时通过基波谐波二次估计法可以极大改善由非相干采样引起的频谱泄漏和去除由超量程输入引起的大量杂散失真,提高测试准确性。

    零序导纳保护纳米继电器

    公开(公告)号:CN116169651B

    公开(公告)日:2023-09-12

    申请号:CN202310454248.4

    申请日:2023-04-25

    Abstract: 本申请涉及一种零序导纳保护纳米继电器。所述零序导纳保护纳米继电器包括:数据采集模块,数据采集模块用于采集零序电压和零序电流;数据处理模块,数据处理模块连接数据采集模块;数据处理模块用于处理零序电压和零序电流,得到零序导纳;第一逻辑比较模块,第一逻辑比较模块连接数据处理模块;第一逻辑比较模块将零序导纳与零序导纳保护纳米继电器的动作特性进行比较,在零序导纳位于动作区时输出第一开关量信号;第一开关量信号用于零序导纳保护纳米继电器的动作保护。采用上述零序导纳保护纳米继电器能够提高零序导纳保护的灵敏度。

    配用电终端交互方法、装置、计算机设备和存储介质

    公开(公告)号:CN116388388A

    公开(公告)日:2023-07-04

    申请号:CN202310245742.X

    申请日:2023-03-14

    Abstract: 本申请涉及一种配用电终端交互方法、装置、计算机设备、存储介质和计算机程序产品。所述方法包括:获取配用电终端交互时对应的时延数据,时延数据用于表示配用电终端交互时需要的时间;确定时延数据最小时对应的配用电终端的目标交互方式;控制配用电终端根据目标交互方式进行交互。采用本方法能够为配用电终端交互文件提供时间更少、路径更加合理、效率更加高的一种交互方式,有利于在配用电终端设备数量越来越多、交互路径越来越复杂的现实情况下为配用电终端提供更加高效便捷的交互方式,有利于配用电终端更快的获取到需要的交互文件,提高交互效率,进而提高配用电终端的工作效率。

    ADC芯片的校准方法和可靠性验证方法

    公开(公告)号:CN117411482A

    公开(公告)日:2024-01-16

    申请号:CN202311487966.8

    申请日:2023-11-08

    Abstract: 本发明公开了一种ADC芯片的校准方法和可靠性验证方法,属于模数转换器技术领域。ADC芯片的校准方法包括:基于预设模拟输入信号与实际模拟输入信号之间的误差,对所述ADC芯片的校准函数中的校准参数进行迭代调整,直至满足迭代停止条件,得到目标校准函数;其中,所述校准函数用于对所述ADC芯片的输出信号进行校准;获取所述ADC芯片根据用于校验的模拟输入信号转换得到的输出信号,基于所述目标校准函数校准所述输出信号得到目标校准信号;若所述目标校准信号与所述用于校验的模拟输入信号对应的标准输出信号之间的误差在第一预设范围内,确认所述ADC芯片完成校准。本发明实施例可以提高ADC芯片的信号转换精度。

    一种配电网的无功补偿方法和无功补偿系统

    公开(公告)号:CN117318058A

    公开(公告)日:2023-12-29

    申请号:CN202311260499.5

    申请日:2023-09-27

    Abstract: 本发明公开了一种配电网的无功补偿方法和无功补偿系统,无功补偿方法包括:边缘计算装置根据各区域的电压电流谐波和电压偏差,确定各区域中的电能质量补偿装置需要输出的补偿谐波电压电流和无功功率,并确定出配电网各区域对应的电能质量补偿装置实际输出的补偿谐波电压电流是否满足谐波抑制需求以及无功补偿需求,并将判断结果上传给配电网主站;配电网主站根据各区域的边缘计算装置上传的判断结果对各区域电能质量补偿装置输出的补偿谐波电压电流以及无功功率进行分配后,向边缘计算装置下发调控指令。本发明可以降低配电网主站的计算复杂度,降低配电网主站的通讯压力,并对配网谐波抑制和无功补偿进行实时调控。

Patent Agency Ranking