一种MIS电容的制作方法
    31.
    发明公开

    公开(公告)号:CN102569070A

    公开(公告)日:2012-07-11

    申请号:CN201210075130.2

    申请日:2012-03-20

    Abstract: 本发明提供一种MIS电容的制作方法,于SOI衬底中刻蚀出硅岛,采用HF去除硅岛表面的氧化层,可以有效地降低薄膜界面层厚度。利用等离子体原子层沉积方法,采用原位O2,NH3等离子体在Si表面生长一层很薄的氮氧化合物钝化层,以抑制界面层的生长。接着使用等离子体生长方式生长HfLaO介质薄膜,并原位对所述HfLaO介质薄膜进行氧等离子体后处理,减少薄膜中的氧空位。采用氯苯溶液对光刻胶进行处理,可以修饰掉光刻胶边缘的毛刺使得后面的金属举离工艺更简单而精确。采用本方法制备的MIS电容有利于减少附加界面层的数量、减薄的界面层厚度和降低界面层的粗糙度,有利于抑制衬底和薄膜之间的元素扩散及减小等效栅氧厚度,有效的提高MIS电容的电学性能。

    SOI高压功率器件的制备方法

    公开(公告)号:CN101916727B

    公开(公告)日:2012-05-09

    申请号:CN201010220370.8

    申请日:2010-07-06

    Abstract: 本发明提供的SOI高压功率器件的制备方法,其首先在SOI基板表面的部分区域形成第一氧化层,再去除所述第一氧化层以便形成凹陷区,然后在凹陷区形成第二氧化层,以便使第二氧化层的表面与SOI基板表面保持平齐,再在已形成第二氧化层的结构上进行包括光刻、掺杂在内的处理以分别形成作为高压功率器件漏极和源极的P型区域和N型区域、以及作为栅极的栅极区域,随后在已形成P型区域和N型区域的结构的漂移区上方淀积第三氧化层,使第三氧化层和第二氧化层的厚度之和与SOI基板中的氧化夹层的厚度接近一致,最后再生成分别与P型区域、N型区域及栅极区域相接触的各金属子区域,由此形成耐高压的高压功率器件。

    在石墨烯表面制备栅介质的方法

    公开(公告)号:CN102956467B

    公开(公告)日:2015-06-03

    申请号:CN201110240276.3

    申请日:2011-08-19

    Abstract: 本发明提供一种在石墨烯表面制备栅介质的方法,包括:提供半导体衬底,所述半导体衬底上生成有石墨烯层;利用在反应温度条件下在所述石墨烯层表面物理吸附的水作为氧化剂而与金属源反应生成金属氧化物薄膜,作为高k栅介质层;所述金属氧化物薄膜为ⅢA族金属氧化物、ⅢB族稀土氧化物、ⅣB族过渡金属氧化物中的其中一种、或者它们的二元及二元以上的氧化物中的任一种。相较于现有技术,本发明可以在石墨烯表面生成均匀性和覆盖率较高的高k栅介质,且在生成过程中不会破坏石墨烯晶体结构及引入缺陷,提高由所述石墨烯制备的产品(例如石墨烯基场效应晶体管)的器件性能。

    一种高k介质薄膜的制备方法

    公开(公告)号:CN102592974B

    公开(公告)日:2014-07-02

    申请号:CN201210075127.0

    申请日:2012-03-20

    Abstract: 本发明提供一种高k介质薄膜的制备方法,在标准的RCA清洗法之前加入H2SO4、H2O2的清洗步骤,可以去除样品表面有机物,提高衬底表面的纯净度。在RCA清洗法之后再次用HF去除表面氧化层,可以有效地降低薄膜界面层厚度。利用等离子体原子层沉积方法,采用原位O2,NH3等离子体处理Si表面的技术,在高K介质薄膜与Si之间生长一层很薄的氮氧化合物钝化层,该钝化层可以抑制界面层的生长。接着使用等离子体生长方式生长高K介质薄膜,并原位对所述高K介质薄膜进行氧等离子体后处理,减少薄膜中的氧空位。本方法有利于减小界面缓冲层的厚度和界面粗糙度、抑制了衬底和薄膜之间的元素扩散、有利于减小等效栅氧厚度。

    一种一维尺度受限的石墨烯纳米带的制备方法

    公开(公告)号:CN102254795B

    公开(公告)日:2013-06-05

    申请号:CN201110174062.0

    申请日:2011-06-24

    Abstract: 一种一维尺度受限的石墨烯纳米带的制备方法,包括:提供过渡金属基底;在过渡金属基底表面涂布光刻胶,形成光刻胶层;通过曝光显影将定义图案转移至光刻胶层,形成光刻胶图形;以光刻胶层为掩膜,在过渡金属基底内进行碳离子注入,形成碳离子注入区域;碳离子注入的注入角度是根据所需石墨烯宽度结合光刻胶层的掩膜厚度以及光刻胶图形的宽度计算得到的;去除光刻胶层;进行热退火处理,将碳原子从碳离子注入区域中析出重构,在过渡金属基底表面形成宽度接近甚至小于10nm的一维尺度受限的石墨烯纳米带。相比于现有技术,本发明通过计算以特定的注入角度进行碳离子注入,制备出石墨烯纳米带,具有制备精确、制备工艺流程简单、产量高的优点。

    在石墨烯表面制备栅介质的方法

    公开(公告)号:CN102956467A

    公开(公告)日:2013-03-06

    申请号:CN201110240276.3

    申请日:2011-08-19

    Abstract: 本发明提供一种在石墨烯表面制备栅介质的方法,包括:提供半导体衬底,所述半导体衬底上生成有石墨烯层;利用在反应温度条件下在所述石墨烯层表面物理吸附的水作为氧化剂而与金属源反应生成金属氧化物薄膜,作为高k栅介质层;所述金属氧化物薄膜为ⅢA族金属氧化物、ⅢB族稀土氧化物、ⅣB族过渡金属氧化物中的其中一种、或者它们的二元及二元以上的氧化物中的任一种。相较于现有技术,本发明可以在石墨烯表面生成均匀性和覆盖率较高的高k栅介质,且在生成过程中不会破坏石墨烯晶体结构及引入缺陷,提高由所述石墨烯制备的产品(例如石墨烯基场效应晶体管)的器件性能。

    基于SOI材料的MOS电容器及其制作方法

    公开(公告)号:CN102254821A

    公开(公告)日:2011-11-23

    申请号:CN201110192523.7

    申请日:2011-07-11

    Abstract: 本发明提供一种基于SOI材料的MOS电容器及其制作方法,该方法是提供一具有顶层、隐埋氧化层、衬底层的SOI基板,在该顶层上光刻出多个硅岛,在去除硅岛表面的光刻胶及自然氧化层后,在该顶层上生长高k栅介质层,刻蚀该高k栅介质层以形成多个分别堆叠于各该硅岛上的高k栅介质岛,然后在该硅岛及高k栅介质岛上沉积电极薄膜层;最后刻蚀该电极薄膜层,以形成多个上电极及下电极,且使上电极分别堆叠于各该高k栅介质岛上、下电极形成于硅岛的表面上,以便在SOI材料上验证高k栅介质电学特性时,测量上、下电极的电容-电压特性可以不用考虑由于隐埋氧化层的存在而引起的附加电容,进而快速准确的对SOI衬底上高K栅介质进行研究。

    一种一维尺度受限的石墨烯纳米带的制备方法

    公开(公告)号:CN102254795A

    公开(公告)日:2011-11-23

    申请号:CN201110174062.0

    申请日:2011-06-24

    Abstract: 一种一维尺度受限的石墨烯纳米带的制备方法,包括:提供过渡金属基底;在过渡金属基底表面涂布光刻胶,形成光刻胶层;通过曝光显影将定义图案转移至光刻胶层,形成光刻胶图形;以光刻胶层为掩膜,在过渡金属基底内进行碳离子注入,形成碳离子注入区域;碳离子注入的注入角度是根据所需石墨烯宽度结合光刻胶层的掩膜厚度以及光刻胶图形的宽度计算得到的;去除光刻胶层;进行热退火处理,将碳原子从碳离子注入区域中析出重构,在过渡金属基底表面形成宽度接近甚至小于10nm的一维尺度受限的石墨烯纳米带。相比于现有技术,本发明通过计算以特定的注入角度进行碳离子注入,制备出石墨烯纳米带,具有制备精确、制备工艺流程简单、产量高的优点。

Patent Agency Ranking