-
公开(公告)号:CN103914429B
公开(公告)日:2016-11-23
申请号:CN201410157349.6
申请日:2014-04-18
Applicant: 东南大学
IPC: G06F15/173
Abstract: 本发明公开了一种用于粗粒度动态可重构阵列的多模式数据传输互连器,所述互连器包括多模式互连控制器以及多模式互连结构模块;所述多模式互连控制器用于存储不同的互连结构选择信息,并且将互连结构选择信息发送至多模式互连结构模块;所述多模式互连结构模块用于根据多模式互连控制器的互连结构选择信息在阵列上选择一种或者多种互连结构,从而实现可重构阵列中计算单元互连。所述互连器在可重构阵列上实现满足多种计算需求且计算性能良好的互连结构,此外互连结构还具有易于扩展、功耗低、面积小的优点。
-
公开(公告)号:CN105511919A
公开(公告)日:2016-04-20
申请号:CN201510890096.8
申请日:2015-12-07
Applicant: 东南大学
IPC: G06F9/445
CPC classification number: G06F9/4451
Abstract: 本发明公开了一种可重构系统的动态局部重构控制器,包括可重构计算阵列行、可重构计算阵列行控制器、可重构计算阵列配置接口、流水线寄存器和流水线控制器。本发明还公开了一种可重构系统的动态局部重构控制器的控制方法。本发明能够减少可重构系统总的配置时间,提高可重构系统的计算性能。
-
公开(公告)号:CN103559154B
公开(公告)日:2016-03-23
申请号:CN201310546199.3
申请日:2013-11-06
Applicant: 东南大学
IPC: G06F13/16 , G06F12/0842 , G06F9/44
Abstract: 本发明公开了一种可重构系统中隐藏存储访问延时的方法,先对算法源码进行编译得到算法配置信息和启动间隔II,根据启动间隔II获得停顿阈值周期数Tt和有效访存延时周期数Td并将停顿阈值周期数Tt以及有效访存延时周期数Td载入数据流控制器,同时将算法配置信息载入可重构阵列。利用对停顿阈值周期数Tt和有效访存延时周期数Td的监控,使可重构阵列在非停顿周期执行与已发出访存请求无数据依赖的操作,在停顿周期时接收应当返回的数据。本发明实现访存与运算的重叠执行,提高了可重构系统的性能和资源利用率,达到隐藏存储访问延时的目的;且无需对原可重构编译器进行任何修改,无需编程人员介入,即可实现发明目的,减轻开发难度。
-
公开(公告)号:CN103034455B
公开(公告)日:2015-09-16
申请号:CN201210535995.2
申请日:2012-12-13
Applicant: 东南大学
CPC classification number: G06F12/0862
Abstract: 本发明公开了一种基于预先解码分析的数据信息缓存管理系统,包括流媒体处理器模块、数据信息预取FIFO模块、数据信息缓存单元和数据信息缓存控制器模块。本发明还公开了一种利用如上所述基于预先解码分析的数据信息缓存管理系统的管理方法。本发明通过尽量利用重复数据,减少数据传输时间,减少数据带宽占用及在外部存储器中的换行延迟,以提高大规模粗粒度可重构系统的数据访问效率,使得性能提升。
-
公开(公告)号:CN104615439A
公开(公告)日:2015-05-13
申请号:CN201510079756.4
申请日:2015-02-13
Applicant: 东南大学
IPC: G06F9/44
Abstract: 本发明公开了一种可重构系统的配置控制器,其包括:配置信息存储器,由配置包存储器和配置组存储器构成,其中配置包包括配置组的索引序列和任务控制信息,配置组对应可重构系统中计算阵列的不同模块的配置码,不同配置组具有不同的索引;配置解析器,用于解析配置包,生成任务的配置信息,通过配置信息完成配置控制器对计算阵列的控制。本发明提供了用于实现大规模可重构系统中计算阵列局部重构的配置控制器结构,减少了可重构系统的配置信息存储容量和配置调度时间,提高了可重构系统的性能。
-
公开(公告)号:CN102968390B
公开(公告)日:2015-02-18
申请号:CN201210536421.7
申请日:2012-12-13
Applicant: 东南大学
IPC: G06F12/08
CPC classification number: G06F12/0862 , G06F3/0604 , G06F3/0631 , G06F3/0673 , G06F17/5054 , G06F2212/1041 , G06F2212/601 , G06F2212/602 , G06F2212/6028 , H04L67/2842
Abstract: 本发明公开了一种基于预先解码分析的配置信息缓存管理系统,包括流媒体处理器模块、配置信息预取FIFO模块、配置信息存储单元和缓存控制器模块。本发明还公开了一种基于预先解码分析的配置信息缓存管理系统的管理方法。本发明能提高大规模粗粒度可重构系统的动态重构效率。
-
公开(公告)号:CN103914429A
公开(公告)日:2014-07-09
申请号:CN201410157349.6
申请日:2014-04-18
Applicant: 东南大学
IPC: G06F15/173
Abstract: 本发明公开了一种用于粗粒度动态可重构阵列的多模式数据传输互连器,所述互连器包括多模式互连控制器以及多模式互连结构模块;所述多模式互连控制器用于存储不同的互连结构选择信息,并且将互连结构选择信息发送至多模式互连结构模块;所述多模式互连结构模块用于根据多模式互连控制器的互连结构选择信息在阵列上选择一种或者多种互连结构,从而实现可重构阵列中计算单元互连。所述互连器在可重构阵列上实现满足多种计算需求且计算性能良好的互连结构,此外互连结构还具有易于扩展、功耗低、面积小的优点。
-
公开(公告)号:CN103034617A
公开(公告)日:2013-04-10
申请号:CN201210538673.3
申请日:2012-12-13
Applicant: 东南大学
IPC: G06F15/76
CPC classification number: G06F12/0646 , G06F12/0811 , G06F12/0895 , G06F17/5054 , G06F2212/283 , G06F2212/601
Abstract: 本发明公开了一种用于实现可重构系统配置信息存储的缓存结构,包括层次化的配置信息缓存单元:用于缓存一段时间内可能被某个或某几个可重构阵列使用的配置信息;片外存储接口模块:用于建立通信;配置管理单元:用于管理可重构阵列的重构过程,将算法应用中的各个子任务映射到某个可重构阵列上,从而可重构阵列会根据所映射的子任务,加载相应的配置信息以完成可重构阵列的功能重构。从而提高了配置信息缓存的利用效率。并提供了可重构系统配置信息缓存管理的方法,采用混合优先级的缓存更新方法,改变了传统的可重构系统中各个配置信息缓存的管理方式,从而提高了复杂的可重构系统的动态重构效率。
-
公开(公告)号:CN102970545A
公开(公告)日:2013-03-13
申请号:CN201210529661.4
申请日:2012-12-11
Applicant: 东南大学
IPC: H04N7/26
Abstract: 本发明公开了一种基于二维离散小波变换算法的静态图像压缩方法,包括如下步骤:将源图像做预处理;将二维离散小波变换算法在可重构架构上实现,利用可重构架构实现的二维离散小波变换算法对经过预处理的图像进行小波变换;对小波变换过后的图像进行量化,然后进行自适应编码,经过码流组织,最终形成压缩图像。本发明采用可重构这一创新的技术来解决算法性能和算法灵活性的矛盾,在保持算法灵活性的前提下,用可重构的并行计算能力来对算法进行加速,提升算法的性能,使得图像压缩方法的整体性能得到很大的提升,效率更高,性能更好。
-
公开(公告)号:CN102968390A
公开(公告)日:2013-03-13
申请号:CN201210536421.7
申请日:2012-12-13
Applicant: 东南大学
IPC: G06F12/08
CPC classification number: G06F12/0862 , G06F3/0604 , G06F3/0631 , G06F3/0673 , G06F17/5054 , G06F2212/1041 , G06F2212/601 , G06F2212/602 , G06F2212/6028 , H04L67/2842
Abstract: 本发明公开了一种基于预先解码分析的配置信息缓存管理系统,包括流媒体处理器模块、配置信息预取FIFO模块、配置信息存储单元和缓存控制器模块。本发明还公开了一种基于预先解码分析的配置信息缓存管理系统的管理方法。本发明能提高大规模粗粒度可重构系统的动态重构效率。
-
-
-
-
-
-
-
-
-