一种基于深度学习的无线信号区域强弱检测方法

    公开(公告)号:CN113556194A

    公开(公告)日:2021-10-26

    申请号:CN202110821215.X

    申请日:2021-07-20

    Abstract: 本发明公开了一种基于深度学习的无线信号区域强弱检测方法,包括步骤:短时傅立叶变换得到二维信号语图;切割、填充与变形,得到语图样本;制作数据集标签;使用深度学习一维压缩模型训练定制化数据集,得到模型权重文件;预处理;对预处理后的图片进行预测得到区域信号强弱概率输出;得到信号的位置信息和信号的图像质量优劣预测值,获得最优区域。本发明能够处理复杂条件下的信号检测,鲁棒性很强;对信号各个区域进行强弱概率输出,实现信号的检测,针对性强且误检率低;不但能够得到信号的位置信息,还能得到信号每个区域的质量评估。

    一种线速保序方法
    32.
    发明公开

    公开(公告)号:CN113055403A

    公开(公告)日:2021-06-29

    申请号:CN202110360755.2

    申请日:2021-04-02

    Inventor: 邱有刚 朱力

    Abstract: 本发明公开了一种线速保序方法,应用于基于FPGA的IP设备,包括:IP设备对进入的报文进行递增编号并将其附加在报文首部的控制头里;识别加解扰之后的报文编号,并将报文写入已编号的RAM缓存空间中,刷新块状态缓存RAM为有效;连续预取包含多个块状态的缓存RAM,判断多个块状态的缓存RAM是否有效;若有效,则往读指令FIFO指令写入缓存RAM中当前有效的编号的读数据块指令,同时读取一个包含新块状态的缓存RAM,放入第一乒乓寄存器列表的最后,其余的寄存器数据依次前移。本发明减少了读块状态信息的总体延迟,极大的提高了处理效率,极大地优化了时序,简化超时序号的处理。

    一种组网数据同步系统数据安全保护机制实现方法

    公开(公告)号:CN112948493A

    公开(公告)日:2021-06-11

    申请号:CN202110241057.0

    申请日:2021-03-04

    Inventor: 杨健 崔营 陈晖

    Abstract: 本发明公开了一种组网数据同步系统数据安全保护机制实现方法,应用于包括至少两个用于数据同步的数据库,每个数据库端设置与数据库相连的消息队列缓冲服务器;数据库之间通过消息队列缓冲服务器进行数据同步;消息队列缓冲服务器用于监测缓冲消息队列的数据;数据库端与消息队列缓冲服务器均设置有采集服务单元;本发明能够保证数据同步的一致性,具有数据病毒监测功能、DDOS攻击的监测和防御功能、重放攻击监测和防御功能、端口扫描监测和防御功能、跳转节点黑名单功能、协议层学习记录攻击行为功能,大大降低了系统被攻击的风险,保证了系统的稳定性。

    一种应用于光纤时间传递网络的光放大传输装置及方法

    公开(公告)号:CN112217570A

    公开(公告)日:2021-01-12

    申请号:CN202011178440.8

    申请日:2020-10-29

    Abstract: 本发明提供了一种应用于光纤时间传递网络的光放大传输装置,包括第一探测装置、第二探测装置、双向光放大装置、时延测量装置;第一探测装置,分别与双向光放大装置、时延测量装置连接,用于将传递进第一探测装置的光信号分为两路,一路接入双向光放大装置,一路经光电转换装置接入时延测量装置;双向光放大装置,用于光信号双向放大;第二探测装置,分别与双向光放大装置、时延测量装置连接;时延测量装置,测量第一探测装置与第二探测装置的信号时延差,再根据信号时延差计算出时间信号经过光放大装置的传输误差,并将传输误差数据传输至光纤时间传递设备应用于时间传递信号的运算及处理,从而提升时间传递性能。本发明的技术方案可根据网络规划及应用,可灵活调整放大器的参数,便于工程应用。该方法适应范围广,具备应用价值。

    基于大数据特征模型识别的信令网络安全挖掘分析方法

    公开(公告)号:CN112084239A

    公开(公告)日:2020-12-15

    申请号:CN202010965374.2

    申请日:2020-09-15

    Abstract: 本发明公开了一种基于大数据特征模型识别的信令网络安全挖掘分析方法,包括以下步骤:S1、基于筛选参数模型在敏感信令消息中发现非安全可疑目标;S2、对非安全可疑目标进行全量信令消息补全;S3、对非安全可疑目标的行为特征提取为目标特征参数模型,基于目标特征参数模型进行异常目标的挖掘推荐。本发明利用大数据挖掘分析处理技术,对信令网络协议数据中蕴含的非法用户行为数据信息,进行信令网络中非安全的泛目标筛选,到精准的异常目标推荐及智能识别。

    一种GNSS时统设备中对GNSS时间进行最优估计的方法、装置及计算机介质

    公开(公告)号:CN111983656A

    公开(公告)日:2020-11-24

    申请号:CN202010824346.9

    申请日:2020-08-17

    Inventor: 陈俊儒

    Abstract: 本发明公开了一种GNSS时统设备中对GNSS时间进行最优估计的方法、装置及计算机介质,所述方法包括:S1,设置调相周期T;S2,采集一个调相周期内,本地钟输出时间相位与GNSS卫星接收机输出时间相位的相位差,并计算采集的这些相位差的平均值ph;S3,计算Pk=Pk_l+Qm;其中,Pk_l为一个中间变量,Qm为本地钟的短稳;S4,计算Km=Pk/(Pk+Rm);其中,Rm为GNSS卫星接收机观测精度估计值;S5,计算Pk_l=(1–Km)×Pk,并记录Pk_l用于下一次计算;S6,计算ph_fix=Km×ph;并调整本地钟输出时间相位,调节幅度为ph_fix的值;S7,更新Rm的值,循环进行下一个调相周期。本发明结合本地钟输出时间的短期稳定度好GNSS卫星接收机输出时间长期稳定度好的特点,能够有效提高输出时间相位的稳定度、准确度。

    高吞吐率FFT/IFFT的FPGA信号处理方法

    公开(公告)号:CN107451096B

    公开(公告)日:2020-09-01

    申请号:CN201710473138.7

    申请日:2017-06-21

    Abstract: 高吞吐率FFT/IFFT的FPGA信号处理方法,涉及FPGA技术。本发明包括下述步骤:1)读取低频信号的数据,2)将低频信号数据的内容顺次写入RAM的第一存储区及其他各存储区;3)在高频读时钟控制下,按照各存储区的写入顺序,以滑动窗的方式顺次读取各存储区中写入的数据内容,并顺次输出滑动窗中的数据内容,形成数据流;4)自数据流起始时刻,第N个FPGA经过(N‑1)个等待周期后进入数据处理阶段以读取数据流并进行FFT运算然后输出运算结果。本发明通过一个RAM将第速率数据转换为高数据速率,使得后续模块能在较高频率上工作,从而达到减少并行度的目的,最终降低了硬件消耗。本发明算法简单,易于工程实现。

    一种Linux下的iSCSI虚拟代理实现方法

    公开(公告)号:CN109413142B

    公开(公告)日:2020-07-31

    申请号:CN201811043889.6

    申请日:2018-09-07

    Inventor: 羊舌荣元

    Abstract: 本发明公开了一种Linux下的iSCSI虚拟代理实现方法,包括步骤:启动端在与目标端进行连接时,首先进行发现操作,通过发送登录指令协议数据单元进行参数协商,对包含iSCSI登录指令的第2个报文的以太网帧进行修改,将其IP段数据头中的目标IP地址改为在组网内广播的形式,发送至组网内其余的启动端,通知其他启动端暂不向此启动端转发消息;完成连接的启动端进行登录操作,成为代理客户端,并将登录指令协议数据单元的目标IP地址改为在组网内广播模式;其他启动端接收到此数据包时,将处于连接状态的目标端LUN与数据包的源IP地址建立二元表进行关联;当其他启动端有读写请求时,将数据包转发至源IP地址,实现多个启动端同时对同一LUN进行读写操作。

    一种光纤网络时频同步方法、装置、介质及设备

    公开(公告)号:CN111065007A

    公开(公告)日:2020-04-24

    申请号:CN201911373126.2

    申请日:2019-12-27

    Abstract: 本申请实施例提供一种光纤网络时频同步方法、装置、介质及设备,本申请包括备用主机监听主用主机的状态信息,并且计算备用主机与主用主机之间的相位偏差,根据相位偏差对备用主机进行调相补偿确保主用主机与备用主机相位一致;主用主机每秒向备用主机发送心跳包;若备用主机在threshold时间内没有收到心跳包,则执行主备倒换备;否则,进行数据热备份;由FPGA将主用主机的频率与时间信息进行封锁输出;当备用主机的时间源与频率源输入正常,同时频率检波状态、PLL未失锁、时间源同步未超过设定时间,则通过主用主机的CPU向主用主机的FPGA寄存器写主备倒换状态值,主用主机的FPGA进行主备倒换备。

    一种PRACH基带信号的求模实现结构及实现方法

    公开(公告)号:CN108989258B

    公开(公告)日:2020-04-21

    申请号:CN201810768157.7

    申请日:2018-07-13

    Abstract: 本发明公开了一种PRACH基带信号的求模实现结构及实现方法,该结构为现场可编程门阵列FPGA结构,用于实现两个15比特无符号整数x和y的乘积对24576求模,其特征在于,包括分别对x和y进行截位的截位器一和截位器二、S201模块、S202模块、S203模块、S204模块、S205模块、S206模块、S207模块、S208模块、S209模块、S210模块、加法器、减法器、判断器和选择器,截位器一和截位器二具有相同的结构,均包括10个子截位器。本发明通过层层截位,简化求模运算,进而简化信号生成过程中IDFT的计算,从而简化整个信号生成过程。

Patent Agency Ranking