中断请求信号转换系统和方法、计算装置

    公开(公告)号:CN112711549A

    公开(公告)日:2021-04-27

    申请号:CN202110053411.7

    申请日:2021-01-15

    Abstract: 一种中断请求信号转换系统和方法、计算装置。该中断请求信号转换系统包括:中断请求信号转换模块和信号输出端。中断请求信号转换模块被配置为基于从至少一个外围设备接收的信号生成至少一个转换后的中断请求信号;信号输出端被配置为在工作中将至少一个转换后的中断请求信号提供给处理器的接口模块。每个转换后的中断请求信号包括多个中断标识位,多个中断标识位的每个中断标识位基于第一电平以及不同于第一电平的第二电平来标识在预定的时间范围内从每个中断标识位对应的外围设备接收的信号是否包括外设中断请求信号。

    芯片热阻网络模型的优化方法、装置及热阻网络模型

    公开(公告)号:CN113971341B

    公开(公告)日:2025-03-28

    申请号:CN202111207808.3

    申请日:2021-10-15

    Abstract: 本申请涉及芯片封装的热可靠性技术领域,公开了芯片热阻网络模型的优化方法、装置及热阻网络模型,本申请实施例根据不同的表面结点选取方案构建芯片热阻网络模型,将构建的芯片热阻网络模型和所述芯片三维仿真模型进行热仿真对比,以获取二者之间的芯片结温差,并选取与芯片三维仿真模型的芯片结温差最小的芯片热阻网络模型作为最终优化的芯片热阻网络模型。本申请实现了芯片热阻网络模型的优化建模,构建的芯片热阻网络模型能够很好地等效芯片三维仿真模型,为后续的芯片结温的准确计算奠定良好的基础。

    NUMA系统的性能调优方法、装置及计算机设备

    公开(公告)号:CN114528075B

    公开(公告)日:2025-02-11

    申请号:CN202111630836.6

    申请日:2021-12-28

    Abstract: 本发明公开一种NUMA系统的性能调优方法、系统及计算机设备,该方法包括:获取待调NUMA系统中的节点信息;获取当前测试需求所需的内存量以及NUMA节点量;根据获取的所述节点信息以及所述内存量、NUMA节点量进行NUMA节点的调用,并将调用的NUMA节点绑定对应本地内存。本发明具有实现方法简单、执行效率高且效果好、兼容性强等优点,能够充分结合NUMA系统的架构特性实现高效性能调优。

    内存芯片的启动方法、装置、计算机设备及存储介质

    公开(公告)号:CN114489851B

    公开(公告)日:2024-02-20

    申请号:CN202210069258.1

    申请日:2022-01-20

    Abstract: 一种内存芯片的启动方法、装置、计算机设备及存储介质,涉及电子技术领域,解决了对内存芯片进行启动时,存在实现成本较高的问题。内存芯片的启动方法,应用于计算机设备,该计算机设备包括:至少一个内存芯片和识别芯片,识别芯片中包括预设寄存器,包括:基于预设寄存器的预设变量获取目标内存标识,目标内存标识用于指示目标内存芯片,目标内存芯片为至少一个内存芯片中的任一个,预设变量与内存芯片一一对应;当预存的内存标识集合包括目标内存标识时,获取目标内存标识对应的目标内存参数,目标内存参数用于启动目标内存芯片;根据目标内存参数,控制目标内存芯片的启动。

    一种处理器过温保护方法、相关设备及可读存储介质

    公开(公告)号:CN116382438A

    公开(公告)日:2023-07-04

    申请号:CN202310342962.4

    申请日:2023-03-31

    Abstract: 本申请提供一种处理器过温保护方法、相关设备及可读存储介质,应用于计算机技术领域,该方法中处理器获取自身的处理器结温,并在处理器结温大于第一温度阈值时生成第一中断信号,片外控制器响应于第一中断信号,控制冷却装置运行,并在冷却装置运行且处理器结温并未降低的情况下,进一步降低处理器的性能等级,以使处理器结温降低。本发明提供的保护方法中,处理器结温的监测以及冷却装置的控制由片外控制器实现,确保处理器挂死时仍可以有效降温,避免处理器出现物理损坏,提高处理器运行的安全性和使用寿命。

    一种采用应答机制的总线中接口调试控制方法及装置

    公开(公告)号:CN113760627B

    公开(公告)日:2023-03-21

    申请号:CN202110850943.3

    申请日:2021-07-27

    Abstract: 本发明公开一种采用应答机制的总线中接口调试控制方法,该方法步骤包括:步骤S1.对待调试接口调试时,侦测总线中返回给主机的目标返回信号,目标返回信号包括来自于预设地址发出的第一返回信号和/或预设类型的第二返回信号;步骤S2.当侦测到第一返回信号或第二返回信号时,控制调整侦测到的信号中SYNC同步节拍内的数据内容为预设的应答信息,以使得切换将预设的应答信息回复给主机。本发明能够减少应答机制总线中接口调试的故障,提高接口调试的效率以及安全可靠性。

    一种信号测试及优化装置和方法
    29.
    发明公开

    公开(公告)号:CN115684765A

    公开(公告)日:2023-02-03

    申请号:CN202211182334.6

    申请日:2022-09-27

    Abstract: 本发明提供了一种信号测试及优化装置和方法,信号测试及优化装置包括信号分配模块、信号优化模块和信号测试模块,信号分配模块用于获取第一信号,对第一信号进行克隆得到第二信号,并将第一信号传输至信号测试模块,将第二信号传输至信号优化模块,信号优化模块用于对第二信号进行优化处理,获得第二信号的优化数据,并将优化处理后的第二信号传输至信号测试模块,信号测试模块用于对第一信号和第二信号进行测试获得测试结果,从而可以在第二信号的测试结果满足要求但第一信号的测试结果不满足要求的情况下,根据第二信号的优化数据对第一信号进行优化,进而可以在获得测试结果的同时获得优化数据,进而可以提高信号的优化效率。

    外设异常监测方法、装置、系统及存储介质

    公开(公告)号:CN114490276B

    公开(公告)日:2022-07-19

    申请号:CN202210381286.7

    申请日:2022-04-13

    Abstract: 本发明提供一种外设异常监测方法、装置、系统及存储介质,涉及数据处理技术领域。包括:通过CPU中的RAS模块监测获取目标外设的异常信号,目标外设通过CPU中对应的处理单元连接到CPU,其中,RAS模块支持异常机制、在CPU启动后可执行异常监测;通过CPU中的RAS模块将异常信号传输至CPU中的异常控制器,由异常控制器上报异常;根据异常信号、异常响应事件处理函数以及异常处理函数,对目标外设产生的目标异常进行监测处理。仅需要基于CPU内部的RAS模块、异常控制器等器件,结合异常响应事件处理函数以及异常处理函数便可实现外设异常监测处理,降低了外设异常检测的成本,提升了适用范围。

Patent Agency Ranking