-
公开(公告)号:CN116881061A
公开(公告)日:2023-10-13
申请号:CN202310993272.5
申请日:2023-08-08
Applicant: 重庆邮电大学
IPC: G06F11/22
Abstract: 本发明请求保护一种基于ST2500测试机的MCU存储器测试方法,包括以下步骤:①通过被测MCU的IIC接口设计协议解析模块。②设计测试模式,利用MCU芯片IIC接口进行测试指令以及数据的传输,将MCU作为IIC从机,并采用中断触发机制,测试机发送激活序列使MCU处于复位状态。③激活MCU,若接收到正确的模式代码,则进入存储器测试模式,MCU芯片内部TEST_MODE信号有效,变为高电平。④MCU芯片根据地址数据以及测试数据写入存储器对应的区域,以进行存储器的写数据测试。⑤MCU根据地址数据将对应存储区域的数据通过输出,以进行存储器的读数据测试。⑥测试机将写入MCU的数据与读出的数据进行比较,若读写数据一致,则通过测试,否则测试失败。本发明提高了MCU测试的可靠性与覆盖率。
-
公开(公告)号:CN116645945A
公开(公告)日:2023-08-25
申请号:CN202310512461.6
申请日:2023-05-08
Applicant: 重庆邮电大学
IPC: G10K11/178
Abstract: 本发明请求保护一种基于RISC‑V指令集的可重构音频降噪加速器及方法,属于集成电路技术领域,主要包括:RISC‑V处理器内核、音频降噪协处理器、NICE接口控制。其中RISC‑V处理器内核通过NICE接口控制与音频降噪协处理器相连接,RISC‑V处理器内核、音频降噪协处理器与NICE接口电路控制组成基于RISC‑V指令集的可重构音频降噪加速器。创新点在于RISC‑V指令集的音频降噪加速器采用指令紧耦合连接设计,减少数据搬运所需时间,提升性能并降低功耗;同时加速器电路采用硬件重构思想,用少量的资源实现不同的运算功能,一定程度上减少了资源消耗并缩减加速器所占面积;最后提出一种加法树可选配置电路以平衡面积、资源与性能。
-
公开(公告)号:CN116208147A
公开(公告)日:2023-06-02
申请号:CN202211573290.X
申请日:2022-12-08
Applicant: 重庆邮电大学 , 中国电子科技集团公司第二十四研究所
Abstract: 本发明请求保护一种高无杂散动态范围的分段式R‑2R倒梯形电阻网络,该电路通过将R‑2R倒梯形电阻网络进行分段处理,并对高位段电阻网络进行无交叠旋转选择处理来提高电路的无杂散动态范围(Spurious‑free Dynamic Range,SFDR)。电路主要包括:温度计译码器,用于将高4位二进制码转码为15级温度计码;累加器,用于对高4位二进制码进行累加,产生对数移位器所需要的移位控制信号(也叫指针);对数移位器,用于根据累加器输入的移位控制信号和输入的温度计码进行移位操作;电平保持电路,用来补偿数移位器进行移位操作时所损失的电平;锁存器,用于将低12位和高4位的信号进行时域对齐;分段式R‑2R倒梯形电阻网络,用于接收锁存器的数字信号,然后对数字信号进行解码。
-
公开(公告)号:CN115441871A
公开(公告)日:2022-12-06
申请号:CN202211132495.4
申请日:2022-09-08
Applicant: 重庆邮电大学
IPC: H03M1/10
Abstract: 本发明请求保护一种应用于流水线ADC的自适应后台校准系统,包括:采样保持模块,第一变频单元、第二变频单元,低速高精度ADC、待校准流水ADC、LMS自适应滤波器以及减法器;可校准流水线ADC因电容失配、有限运放增益、运放失调等非理想因素造成的线性误差。通过使用低速但高精度的ADC作为基准,与待校准的流水线ADC并联,并将两者的数字输出的差值送到数字自适应滤波器中进行处理,使流水线ADC的输出不断逼近低速但高精度ADC输出,从而达到数字校准的目的。这个过程中,正常的转换过程不受影响,不会降低原ADC的转换速度,具有校准精度高,收敛速度快、跟踪能力强等优点。
-
公开(公告)号:CN115425937A
公开(公告)日:2022-12-02
申请号:CN202211006536.5
申请日:2022-08-22
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种应用于电压隔离的斩波运算放大电路,该电路主要包括跨导放大器amp1、amp2、amp3、amp4,amp5,斩波调制电路CHIN、CHOUT、CHfb、CHRRL,电容Cin1、Cin2、Cfb1、Cfb2、Cs1、Cs2、Cm1、Cm21a、Cm21b、Cm22a、Cm22b,电阻res1、res2,斩波调制信号fchop。斩波调制电路CHIN将高压端输入而来的模拟电压信号调制到频率为fchop的电压信号并通过隔离电容Cin1、Cin2耦合到低压端,低压端的偏置电阻res1、res2为低压端输入跨导放大器amp1重新提供直流偏置信号,CHOUT会将跨导放大器amp1的失调电压VOFFSET和1/f噪声调制到高频,同时将amp1的输出电流信号重新调制为从高压端输入的频率,最后输出电压的大小为输入信号Vout=Vin×(Cfb/Cin),纹波消除环消除跨导放大器amp1、amp2、amp3失调电压产生的纹波。
-
公开(公告)号:CN113613140B
公开(公告)日:2022-10-18
申请号:CN202110887738.4
申请日:2021-08-03
Applicant: 重庆邮电大学
IPC: H04R3/00 , G10K11/178
Abstract: 本发明请求保护一种基于RISC v软核的音频降噪系统、方法及介质,属于集成电路技术领域,包括:RISC v处理器SOC、IIS音频传输接口电路、音频编解码WM8731模块、音频降噪FxLMS算法。其中RISC v处理器SOC与IIS音频传输接口电路相连接,IIS音频传输接口电路与音频编解码WM8731模块相连接,音频降噪FxLMS算法通过软件编程下载到RISC v处理器核内运行。创新点在于通过SOC技术集成音频传输专用的IIS接口电路,确保音频传输的稳定性;采用RISC v自定义指令的处理器能够对音频降噪系统进行专用的运算加速;同时相比较纯硬件实现方式的FxLMS算法而言,采用软硬件协同实现方式使算法更具备灵活性和可行性,并解决了纯硬件实现带来的颗粒度大的问题。
-
公开(公告)号:CN115189677A
公开(公告)日:2022-10-14
申请号:CN202210890617.X
申请日:2022-07-27
Applicant: 重庆邮电大学
IPC: H03H21/00
Abstract: 本发明请求保护一种基于FPGA的流水线MFxLMS滤波器设计方法,属于数字信号处理领域,主要包括2个部分:(1)MFxLMS滤波器设计(2)流水线MFxLMS滤波器设计。本发明创新点在于采用流水线来改善MFxLMS滤波器的收敛性、吞吐量和功耗,该结构滤波器收敛性和稳定性接近MFxLMS滤波器,其吞吐量是MFxLMS滤波器的2倍;所提出的8抽头滤波器结构与现有最佳结构相比时钟速度提高34.28%,功耗降低4.76%。
-
公开(公告)号:CN114978188A
公开(公告)日:2022-08-30
申请号:CN202210573766.3
申请日:2022-05-24
Applicant: 重庆邮电大学
IPC: H03M3/00
Abstract: 本发明请求保护一种基于二阶增量式sigma delta ADC的电容适配电路,包括反馈通路、量化器、第一级、第二级积分器、第一、第二、第三前馈通路、电容适配网络;反馈通路连接于第一级积分器对应的求和节点的输入端和量化器的输出端之间,将量化器输出的输出信号进行处理得到反馈信号;第一前馈通路连接于调制器的输出端和量化器的输入端之间,第二前馈通路连接于第一级积分器的输出端和量化器的输入端之间,第三前馈通路连接于第二级积分器的输出端和量化器的输入端之间,前馈通路在量化之前对输入信号与第一级、第二级积分器的输出信号进行加权求和;电容适配网络连接在第一级积分器的输出与第二级积分器的输入之间,用于根据输入信号的幅值匹配不同的参数。
-
公开(公告)号:CN113851103A
公开(公告)日:2021-12-28
申请号:CN202111037629.X
申请日:2021-09-06
Applicant: 重庆邮电大学
IPC: G10K11/178
Abstract: 本发明请求保护一种基于RISC v自定义指令集拓展的音频降噪加速器系统、方法,属于集成电路技术领域,主要包括:E203_CORE、NICE_CORE、NICE_Interface、E203_SOC、音频编解码WM8731模块、音频降噪FxLMS算法。其中E203_CORE通过NICE_Interface与NICE_CORE相连接,E203_CORE、NICE_CORE与相关外设端口一同组成E203_SOC,E203_SOC与音频编解码WM8731模块相连接,音频降噪FxLMS算法通过软件编程下载到RISC v处理器核内运行。创新点在于相比较ARM指令集架构的处理器而言,采用RISC v自定义指令集的处理器能够对音频降噪FxLMS算法中特定的运算部分进行加速;本发明可以更加优化面积、功耗、颗粒度等问题,同时提高算法的灵活性和可行性。
-
公开(公告)号:CN113613140A
公开(公告)日:2021-11-05
申请号:CN202110887738.4
申请日:2021-08-03
Applicant: 重庆邮电大学
IPC: H04R3/00 , G10K11/178
Abstract: 本发明请求保护一种基于RISC v软核的音频降噪系统、方法及介质,属于集成电路技术领域,主要包括:RISC v处理器SOC、IIS音频传输接口电路、音频编解码WM8731模块、音频降噪FxLMS算法。其中RISC v处理器SOC与IIS音频传输接口电路相连接,IIS音频传输接口电路与音频编解码WM8731模块相连接,音频降噪FxLMS算法通过软件编程下载到RISC v处理器核内运行。创新点在于通过SOC技术集成音频传输专用的IIS接口电路,确保音频传输的稳定性;同时相比较ARM指令集架构的处理器而言,采用RISC v自定义指令的处理器能够对音频降噪系统进行专用的运算加速;同时相比较纯硬件实现方式的FxLMS算法而言,采用软硬件协同实现方式使算法更具备灵活性和可行性,并解决了纯硬件实现带来的颗粒度大的问题。
-
-
-
-
-
-
-
-
-