到或从借入存储器的精细粒度数据迁移

    公开(公告)号:CN112015677A

    公开(公告)日:2020-12-01

    申请号:CN202010460004.3

    申请日:2020-05-27

    Abstract: 本申请案涉及到或从借入存储器的精细粒度数据迁移。描述使用存储器即服务MaaS中的精细粒度数据迁移的系统、方法及设备。举例来说,可使用存储器状态图识别借入存储器区域(例如所借远程存储器页面)的子区域(例如,高速缓存线)的高速缓存可用性。在存取子区域中的虚拟存储器地址之前,检查所述存储器状态图。如果所述子区域在本地存储器中具有高速缓存可用性,那么存储器管理单元使用从所述虚拟存储器地址转换的物理存储器地址进行存储器存取。否则,在使用所述物理存储器地址之前,将所述子区域从所述借入存储器区域高速缓存到所述本地存储器。

    关联处理存储器序列比对
    22.
    发明公开

    公开(公告)号:CN118538292A

    公开(公告)日:2024-08-23

    申请号:CN202311372600.6

    申请日:2023-10-23

    Abstract: 本申请案涉及关联处理存储器序列比对。关联处理存储器APM可用于将读数与参考序列进行比对。所述APM可存储所述参考序列的经移位排列及/或其它排列。可将读数与所述参考序列的所述排列中的一些或全部作比较,且所述APM可提供每一比较的输出。在一些实例中,所述APM可并行地将所述读数与所述参考序列的许多排列作比较。可基于所述读数与参考序列的部分及/或排列之间的所述比较作出推断。基于所述推断,将确定读数在所述参考序列中的候选比对位置。

    关联处理存储器序列比对
    23.
    发明公开

    公开(公告)号:CN117935919A

    公开(公告)日:2024-04-26

    申请号:CN202311378300.9

    申请日:2023-10-23

    Abstract: 本公开涉及关联处理存储器序列比对。关联处理存储器APM可用于将读数与参考序列进行比对。所述APM可存储所述参考序列的移位排列及/或其它排列。可将读数与所述参考序列的所述排列中的一些或全部作比较且所述APM可提供每一比较的输出。在一些实例中,所述APM可并行地将所述读数与所述参考序列的许多排列作比较。可基于所述读数与参考序列的部分及/或排列之间的所述比较进行推断。基于所述推断,确定所述参考序列中用于读数的候选比对位置。

    利用存储器阵列的序列比对
    24.
    发明公开

    公开(公告)号:CN117690490A

    公开(公告)日:2024-03-12

    申请号:CN202311150356.9

    申请日:2023-09-07

    Abstract: 本公开涉及利用存储器阵列的序列比对。存储器装置可用于实施布隆过滤器。在一些实例中,所述存储器装置可包含存储器阵列以执行乘法累加运算从而实施所述布隆过滤器。所述存储器装置可将参考遗传序列的多个部分存储于所述存储器阵列中,且通过执行所述乘法累加运算并行地将所述参考遗传序列的所述部分与读取序列进行比较。所述读取序列与所述参考遗传序列的所述部分之间的所述乘法累加运算的结果可用于确定所述读取序列与所述参考序列比对的位置。

    跨平面的冗余计算
    25.
    发明公开

    公开(公告)号:CN116382888A

    公开(公告)日:2023-07-04

    申请号:CN202211732917.1

    申请日:2022-12-30

    Abstract: 本申请案是针对跨平面的冗余计算。装置可对存储在第一平面中的第一数据执行计算操作,所述第一平面包含内容可寻址存储器胞元。所述第一数据可表示矢量的一组连续位。所述装置可与对所述第一数据的所述计算操作并发地,对存储在第二平面中的第二数据执行所述计算操作。所述第二数据可表示所述矢量的所述组连续位。所述装置可从所述第一平面读取第三数据并将其写入到所述第二平面,所述第三数据表示对所述第一数据的所述计算操作的结果。

    连接单芯片系统与存储器芯片的加速器芯片

    公开(公告)号:CN114521255A

    公开(公告)日:2022-05-20

    申请号:CN202080065067.7

    申请日:2020-09-14

    Abstract: 本发明提供一种能够连接单芯片系统(SoC)与存储器芯片的加速器芯片,例如人工智能(AI)加速器芯片。所述加速器芯片可具有被配置成经由布线连接到所述存储器芯片的第一引脚集合,以及被配置成经由布线连接到所述SoC的第二引脚集合。所述加速器芯片可被配置成执行并加速用于所述SoC的专用计算(例如,AI计算),以及使用所述存储器芯片作为用于所述专用计算的存储器。举例来说,所述加速器芯片可为AI加速器芯片,且所述AI加速器芯片可被配置成执行并加速用于所述SoC的AI计算,以及使用所述存储器芯片作为用于所述AI计算的存储器。

    随机存取存储器上的异或引擎
    27.
    发明公开

    公开(公告)号:CN114303145A

    公开(公告)日:2022-04-08

    申请号:CN202080061410.0

    申请日:2020-09-22

    Abstract: 本发明提供用以加速处理器中的密码编译操作的随机存取存储器装置中的异或(XOR)引擎的方法及设备。举例来说,围封于单个集成电路封装内的集成电路存储器装置可包含与所述随机存取存储器装置(例如,具有动态随机存取存储器(DRAM)或非易失性随机存取存储器(NVRAM))中的存储器单元耦合的XOR引擎。处理器(例如,片上系统(SoC)或中央处理单元(CPU))可具有加密逻辑,所述加密逻辑使用XOR运算执行密码编译操作,所述运算由所述随机存取存储器装置中的所述XOR引擎使用所述随机存取存储器装置中的数据执行。

Patent Agency Ranking