紧密耦合的随机存取存储器接口中介裸片

    公开(公告)号:CN117690462A

    公开(公告)日:2024-03-12

    申请号:CN202311148889.3

    申请日:2023-09-07

    Abstract: 公开一种紧密耦合的随机存取存储器接口中介裸片。接口中介层重定向且合并堆叠式多个存储器裸片与专用集成电路之间的集成通道和连接,且直接连接到所述存储器裸片和所述专用集成电路。所述接口中介层的无源版本并入有多个路由层,以促进将信号路由到所述堆叠式多个存储器裸片和所述专用集成电路且从所述堆叠式多个存储器裸片和所述专用集成电路路由信号。所述接口中介层的有源版本并入有用于所述堆叠式多个存储器裸片和所述专用集成电路两者的单独物理接口以促进路由。所述接口中介层的所述有源版本可进一步并入有存储器控制器功能、内置自测试电路以及可迁移到有源接口中介层中的其它能力。

    基于存储器即服务的分布式计算

    公开(公告)号:CN113994313B

    公开(公告)日:2023-12-01

    申请号:CN202080039417.2

    申请日:2020-04-24

    Abstract: 描述基于存储器即服务的分布式计算的系统、方法和设备。举例来说,一组联网计算装置可各自被配置成执行使用虚拟存储器地址区域存取存储器的应用程序。每一相应装置在所述应用程序正在所述相应装置中执行的第一时间段内将所述虚拟存储器地址区域映射到本地存储器;在所述相应装置中启动所述应用程序之后且在所述相应装置中终止所述应用程序之前的第二时间段内,将所述虚拟存储器地址区域映射到组中的远程装置的本地存储器;以及在至少所述第二时间段期间请求所述远程装置处理所述虚拟存储器地址区域中的数据。(56)对比文件US 2017132172 A1,2017.05.11US 2019004800 A1,2019.01.03US 2019018461 A1,2019.01.17US 9858199 B1,2018.01.02WO 2010002411 A1,2010.01.07WO 2010085256 A1,2010.07.29WO 2016064403 A1,2016.04.28WO 2018094620 A1,2018.05.31Bongjun Kim.Heterogeneous_Distributed_Shared_Memory_for_Lightweight_Internet_of_Things_Devices.IEEE Micro.2016,16-24.曾超.存储即服务在公安行业的应用设想.信息与电脑.2017,49-50+53.陈晨.一种高性能廉价的网络存储应用方案.电脑知识与技术.2016,30-33.

    具有自动预充电的存储器存取

    公开(公告)号:CN114981890A

    公开(公告)日:2022-08-30

    申请号:CN202080093244.2

    申请日:2020-12-04

    Abstract: 描述了用于具有自动预充电的存储器存取的方法、系统和装置。举例来说,存储器系统可经配置以支持具有自动预充电的激活命令,其可与以下操作相关联:存储器装置打开存储器单元页,在行缓冲器处锁存由所述存储器单元存储的相应逻辑状态,将逻辑状态写入回到所述存储器单元页,且在所述行缓冲器处维持经锁存逻辑状态(例如,在维持到所述行缓冲器的电力的同时、在关闭所述存储器单元页之后、在关闭所述存储器单元页的同时)。

    多层存储器的灵活配给
    6.
    发明公开

    公开(公告)号:CN114521251A

    公开(公告)日:2022-05-20

    申请号:CN202080064774.4

    申请日:2020-09-09

    Abstract: 一种具有可实施多层存储器的灵活配给的存储器芯片串的系统。在一些实例中,所述系统可包含存储器的存储器芯片串中的第一存储器芯片、所述串中的第二存储器芯片,以及所述串中的第三存储器芯片。所述第一存储器芯片可直接接线到所述第二存储器芯片且可经配置以直接与所述第二存储器芯片交互。所述第二存储器芯片可直接接线到所述第三存储器芯片且可经配置以直接与所述第三存储器芯片交互。作为实施多层存储器的所述灵活配给的部分,所述第一存储器芯片可包含用于所述第二存储器芯片的高速缓存,且所述第二存储器芯片可包含用于所述第三存储器芯片的缓冲器。

    用于执行存储器内处理操作的方法及相关存储器装置和系统

    公开(公告)号:CN119917450A

    公开(公告)日:2025-05-02

    申请号:CN202510007976.X

    申请日:2020-08-24

    Abstract: 描述了用于执行存储器内处理操作的方法及相关存储器装置和系统。可在不涉及单独处理单元的情况下在存储器装置的逻辑中提取并处理位串(例如,向量)。可在单个时钟循环序列期间对以位并行方式存储的数字执行运算(例如,算术运算)。因此,可在单遍次中执行算术,因为两个或多于两个位串经提取且不具有所述数字的中间存储。可从一或多个位线提取(例如,识别、发射、接收)向量。存储器阵列的寄存器可用于写入(例如,存储或临时存储)结果或促进算术运算的辅助位(例如,进位位或进位标志)。接近、邻近或在所述存储器阵列下方的电路系统可采用XOR或AND(或其它)逻辑来对所述数据进行提取、组织或运算。

    用于执行存储器内处理操作的方法及相关存储器装置和系统

    公开(公告)号:CN114341802B

    公开(公告)日:2025-01-10

    申请号:CN202080061754.1

    申请日:2020-08-24

    Abstract: 描述了用于执行存储器内处理操作的方法及相关存储器装置和系统。可在不涉及单独处理单元的情况下在存储器装置的逻辑中提取并处理位串(例如,向量)。可在单个时钟循环序列期间对以位并行方式存储的数字执行运算(例如,算术运算)。因此,可在单遍次中执行算术,因为两个或多于两个位串经提取且不具有所述数字的中间存储。可从一或多个位线提取(例如,识别、发射、接收)向量。存储器阵列的寄存器可用于写入(例如,存储或临时存储)结果或促进算术运算的辅助位(例如,进位位或进位标志)。接近、邻近或在所述存储器阵列下方的电路系统可采用XOR或AND(或其它)逻辑来对所述数据进行提取、组织或运算。

Patent Agency Ranking