一种测试方法、装置及相关设备

    公开(公告)号:CN113868039B

    公开(公告)日:2024-02-09

    申请号:CN202111005362.6

    申请日:2021-08-30

    Inventor: 牟奇 张灿 王洪良

    Abstract: 本申请提供一种测试方法、装置及相关设备,将DMA传输信息下发到待测PCIe设备,以便待测PCIe设备根据DMA传输信息进行DMA数据的搬移,DMA传输信息包括源地址和目的地址,则待测PCIe设备根据DMA传输信息从PCIe设备的内存中读出DMA数据到主机内存,或从主机内存复制DMA数据写入PCIe设备的内存中,根据目的地址通过BAR访问内存,以得到读出数据,根据DMA数据和读出数据,验证DMA数据搬移的正确性,由于目的地址的数据是通过DMA写入的,通过BAR读出可以对DMA写入的数据进行验证,从而验证DMA数据搬移的正确性,实现对DMA性能的测试。

    一种寄存器参数的管理方法、系统、设备及存储介质

    公开(公告)号:CN116776781A

    公开(公告)日:2023-09-19

    申请号:CN202311034885.2

    申请日:2023-08-17

    Abstract: 本申请公开了一种寄存器参数的管理方法、系统、设备及存储介质,应用于数字电路设计技术领域,解决了传统方案中寄存器参数配置时耗费中央处理器大量时间与性能的问题,应用于预设的控制装置中,包括:在中央处理器将待配置寄存器数据写入至第一存储空间之后,接收中央处理器发送的写配置指令;基于写配置指令中携带的待配置寄存器数据在第一存储空间中的地址信息,从第一存储空间中读取出待配置寄存器数据;基于写配置指令中携带的应用信息,将读取的待配置寄存器数据输出至相应应用的接口,以使得待配置寄存器数据被写入至相应的寄存器中。本申请的方案有利于释放中央处理器的性能,不会出现耗费中央处理器大量的时间与性能的情况。

    一种数据搬移方法、装置、设备及介质

    公开(公告)号:CN115599717A

    公开(公告)日:2023-01-13

    申请号:CN202211422896.3

    申请日:2022-11-15

    Abstract: 本申请公开了一种数据搬移方法、装置、设备及介质,应用于FPGA数据搬移技术领域,包括:将Avalon‑MM总线的读地址初始地址、读数据长度分别配置至预设协议转换模块中的读地址寄存器、读数据长度寄存器;利用预设协议转换模块中的控制器计算Avalon‑MM总线每次突发的突发读地址以及突发长度,并传递给Avalon‑MM总线从模块,以便Avalon‑MM总线从模块读取存储器中的数据并传回;利用预设协议转换模块中的封包器将数据放置至Avalon‑ST总线,并将数据送入FPGA算法模块。能够将读取数据的控制与算法模块解耦,提升算法模块的开发、维护以及移植的便利性,并且具有较好的通用性。

    一种测试方法、装置及相关设备

    公开(公告)号:CN113868039A

    公开(公告)日:2021-12-31

    申请号:CN202111005362.6

    申请日:2021-08-30

    Inventor: 牟奇 张灿 王洪良

    Abstract: 本申请提供一种测试方法、装置及相关设备,将DMA传输信息下发到待测PCIe设备,以便待测PCIe设备根据DMA传输信息进行DMA数据的搬移,DMA传输信息包括源地址和目的地址,则待测PCIe设备根据DMA传输信息从PCIe设备的内存中读出DMA数据到主机内存,或从主机内存复制DMA数据写入PCIe设备的内存中,根据目的地址通过BAR访问内存,以得到读出数据,根据DMA数据和读出数据,验证DMA数据搬移的正确性,由于目的地址的数据是通过DMA写入的,通过BAR读出可以对DMA写入的数据进行验证,从而验证DMA数据搬移的正确性,实现对DMA性能的测试。

    一种数据传输方法、产品、设备及介质

    公开(公告)号:CN118838859B

    公开(公告)日:2024-12-10

    申请号:CN202411329392.6

    申请日:2024-09-24

    Abstract: 本发明公开了一种数据传输方法、产品、设备及介质,涉及计算机技术领域。本方案在加速器端设置了微控制器,用于接收主机端发送的DMA配置信息,并将DMA配置信息传输至加速器端的处理器,即采用带外配置的方式,能够一次性接收多个DMA配置信息,避免了等待一次配置信息传输完成才能发起下次传输,有效地提高了数据传输效率;同时,由于加速器端是由微控制器对DMA传输进行控制,处理器只负责进行数据传输和计算,因此减小了处理器的逻辑开发难度。此外,方案分别采用第一通信总线传输DMA配置信息,通过第二通信总线传输DMA配置信息对应的目标数据,可实现DMA操作的实时执行,提高了数据传输的实时性。

    一种数据传输方法、产品、设备及介质

    公开(公告)号:CN118838859A

    公开(公告)日:2024-10-25

    申请号:CN202411329392.6

    申请日:2024-09-24

    Abstract: 本发明公开了一种数据传输方法、产品、设备及介质,涉及计算机技术领域。本方案在加速器端设置了微控制器,用于接收主机端发送的DMA配置信息,并将DMA配置信息传输至加速器端的处理器,即采用带外配置的方式,能够一次性接收多个DMA配置信息,避免了等待一次配置信息传输完成才能发起下次传输,有效地提高了数据传输效率;同时,由于加速器端是由微控制器对DMA传输进行控制,处理器只负责进行数据传输和计算,因此减小了处理器的逻辑开发难度。此外,方案分别采用第一通信总线传输DMA配置信息,通过第二通信总线传输DMA配置信息对应的目标数据,可实现DMA操作的实时执行,提高了数据传输的实时性。

    一种分子动力学模拟系统及方法

    公开(公告)号:CN117690502B

    公开(公告)日:2024-05-17

    申请号:CN202410154209.7

    申请日:2024-02-04

    Abstract: 本发明公开了一种分子动力学模拟系统及方法,涉及数据处理领域,为解决分子动力学模拟系统数据传输效率低的问题,该分子动力学模拟系统包括:计算高速链路交换模块,及与计算高速链路交换模块连接的第一共享内存、全域处理板卡组、区域处理板卡组和信息计算板卡组。本发明中,当主机、全域处理板卡组、区域处理板卡组和信息计算板卡组通过计算高速链路与第一共享内存互联后,均可访问第一共享内存中的数据,无需主机端进行数据转发,提升计算任务处理效率,从而提升了分子动力学模拟的效率。

    一种数据处理系统、方法、装置、设备及介质

    公开(公告)号:CN117971745A

    公开(公告)日:2024-05-03

    申请号:CN202410371494.8

    申请日:2024-03-29

    Abstract: 本发明公开了计算机技术领域内的一种数据处理系统、方法、装置、设备及介质。本发明中,主机能够确定加速设备对应的块数量传输阈值和块大小传输阈值;在需传输数据的块总量大于块数量传输阈值时,使第一控制器在存储器中以DMA方式处理需传输数据,以快速完成大量数据的DMA传输和处理;在需传输数据的单块特征大于块大小传输阈值时,使第二控制器在存储器中以DMA方式处理需传输数据,以最小资源耗完成少量数据的DMA传输和处理。由于第一控制器实现的DMA方式单次传输的数据量大于第二控制器实现的DMA方式单次传输的数据量,因此本发明可基于需传输数据自主决策并选择合适的DMA传输方式,适用于混合应用场景下的数据传输。

    一种分子动力学模拟系统及方法
    29.
    发明公开

    公开(公告)号:CN117690502A

    公开(公告)日:2024-03-12

    申请号:CN202410154209.7

    申请日:2024-02-04

    Abstract: 本发明公开了一种分子动力学模拟系统及方法,涉及数据处理领域,为解决分子动力学模拟系统数据传输效率低的问题,该分子动力学模拟系统包括:计算高速链路交换模块,及与计算高速链路交换模块连接的第一共享内存、全域处理板卡组、区域处理板卡组和信息计算板卡组。本发明中,当主机、全域处理板卡组、区域处理板卡组和信息计算板卡组通过计算高速链路与第一共享内存互联后,均可访问第一共享内存中的数据,无需主机端进行数据转发,提升计算任务处理效率,从而提升了分子动力学模拟的效率。

    一种寄存器参数的管理方法、系统、设备及存储介质

    公开(公告)号:CN116776781B

    公开(公告)日:2023-11-07

    申请号:CN202311034885.2

    申请日:2023-08-17

    Abstract: 本申请公开了一种寄存器参数的管理方法、系统、设备及存储介质,应用于数字电路设计技术领域,解决了传统方案中寄存器参数配置时耗费中央处理器大量时间与性能的问题,应用于预设的控制装置中,包括:在中央处理器将待配置寄存器数据写入至第一存储空间之后,接收中央处理器发送的写配置指令;基于写配置指令中携带的待配置寄存器数据在第一存储空间中的地址信息,从第一存储空间中读取出待配置寄存器数据;基于写配置指令中携带的应用信息,将读取的待配置寄存器数据输出至相应应用的接口,以使得待配置寄存器数据被写入至相应的寄存器中。本申请的方案有利于释放中央处理器的性能,不会出现耗费中央处理器大量的时间与性能的情况。

Patent Agency Ranking